XC2S100E-6PQ208C
XC2S100E-6PQ208C屬性
- 現(xiàn)場(chǎng)可編程門(mén)陣列
- 0
- XILINX/賽靈思
XC2S100E-6PQ208C描述
深圳市大唐盛世半導(dǎo)體有限公司
手 機(jī):17727572380(程R) 。13008842056(張R)
電 話:0755-83226739
Q Q:626839837。3160836686
微信號(hào):15096137729。13008842056
XC2S100E-6PQ208C : 現(xiàn)場(chǎng)可編程門(mén)陣列 。公司原裝現(xiàn)貨。
介紹
Spartan®-IIE 現(xiàn)場(chǎng)可編程門(mén)陣列系列
為用戶(hù)提供高性能、豐富的邏輯資源,
以及豐富的功能集,所有這些都以極低的價(jià)格提供。這
七人系列提供從 50,000 到 600,000 個(gè)系統(tǒng)門(mén)的密度,如表 1 所示。系統(tǒng)性能支持超過(guò) 200 MHz。功能包括塊 RAM(至 288K 位)、分布式 RAM(至 221,184 位)、19 個(gè)可選 I/ O 標(biāo)準(zhǔn)和四個(gè) DLL(延遲鎖定循環(huán))?焖佟⒖深A(yù)測(cè)的互連意味著連續(xù)的設(shè)計(jì)迭代繼續(xù)滿(mǎn)足時(shí)序要求。 Spartan-IIE 系列是替代
掩碼編程的 ASIC。 FPGA 避免了傳統(tǒng) ASIC 的初始成本、冗長(zhǎng)的開(kāi)發(fā)周期和固有風(fēng)險(xiǎn)。此外,F(xiàn)PGA 可編程性允許現(xiàn)場(chǎng)設(shè)計(jì)升級(jí),無(wú)需更換硬件(ASIC 不可能)。
特征
第二代 ASIC 替代技術(shù) - 密度高達(dá) 15,552 個(gè)邏輯單元和多達(dá) 600,000 個(gè)系統(tǒng)門(mén)
基于 Virtex®-E FPGA 架構(gòu)的精簡(jiǎn)功能
無(wú)限的系統(tǒng)內(nèi)可重編程性
成本極低
經(jīng)濟(jì)高效的 0.15 微米技術(shù)
系統(tǒng)級(jí)功能
SelectRAM™ 分層存儲(chǔ)器:
16 位/LUT 分布式 RAM
可配置的 4K 位真雙端口 Block RAM
與外部 RAM 的快速接口
完全 3.3V PCI 兼容 64 位 66 MHz 和 CardBus 兼容
低功耗分段路由架構(gòu)
用于高速運(yùn)算的專(zhuān)用進(jìn)位邏輯
高效的乘法器支持
用于寬輸入函數(shù)的級(jí)聯(lián)鏈
具有使能、設(shè)置、復(fù)位功能的豐富寄存器/鎖存器
用于高級(jí)時(shí)鐘控制的四個(gè)專(zhuān)用 DLL
消除時(shí)鐘分配延遲
乘法、除法或相移
四個(gè)主要的低偏移全局時(shí)鐘分配網(wǎng)絡(luò)
IEEE 1149.1 兼容邊界掃描邏輯
多功能 I/O 和封裝
無(wú)鉛封裝選項(xiàng)
提供各種密度的低成本封裝
通用封裝中的系列封裝兼容性
19種高性能接口標(biāo)準(zhǔn)
LVTTL、LVCMOS、HSTL、SSTL、AGP、CTT、GTL
LVDS 和 LVPECL 差分 I/O- 多達(dá) 205 個(gè)差分 I/O 對(duì),可以是輸入、輸出或雙向
熱插拔 I/O(CompactPCI 友好)
內(nèi)核邏輯以 1.8V 供電,I/O 以 1.5V、2.5V 或 3.3V 供電
由強(qiáng)大的 Xilinx® ISE® 開(kāi)發(fā)系統(tǒng)提供全面支持
全自動(dòng)映射、放置和布線
與設(shè)計(jì)輸入和驗(yàn)證工具集成
廣泛的 IP 庫(kù),包括 DSP 功能和軟處理器