產(chǎn)品種類: 門驅(qū)動器
RoHS: 符合RoHS 詳細(xì)信息
配置: Non-Inverting
激勵器數(shù)量: 2 Driver
上升時間: 20 ns
下降時間: 20 ns
輸出電流: 6 A
電源電壓-最大: 16 V
最大工作溫度: + 125 C
安裝風(fēng)格: SMD/SMT
封裝 / 箱體: SOIC-EP-8
商標(biāo): Intersil
最大關(guān)閉延遲時間: 25 ns
最大開啟延遲時間: 25 ns
最小工作溫度: - 40 C
輸出端數(shù)量: 2
封裝: Tube
Pd-功率耗散: 33.3 W
系列: ISL89160
工廠包裝數(shù)量: 98
數(shù)據(jù)列表 ISL89160-62
產(chǎn)品相片 8-SOIC,M8
PCN 過時產(chǎn)品/ EOL Multiple Devices 10/Jun/2015
標(biāo)準(zhǔn)包裝 ? 2,500
類別 集成電路(IC)
家庭 PMIC - 柵極驅(qū)動器
系列 -
包裝 ? 帶卷(TR) ?
配置 低端
輸入類型 非反相
延遲時間 25ns
電流 - 峰值 6A
配置數(shù) 2
輸出數(shù) 2
高壓側(cè)電壓 - 最大值(自舉) -
電壓 - 電源 4.5 V ~ 16 V
工作溫度 -40°C ~ 125°C
安裝類型 表面貼裝
封裝/外殼 8-SOIC(0.154",3.90mm 寬)
供應(yīng)商器件封裝 8-SOIC數(shù)據(jù)接收主要由FPGA控制完成,有兩大任務(wù),一是將有效
數(shù)據(jù)從傳輸幀結(jié)構(gòu)中提取出來,二是將壓縮圖像數(shù)據(jù)和系統(tǒng)參數(shù)數(shù)據(jù)分離。實現(xiàn)
時,F(xiàn)PGA控制兩片SRAM乒乓操作實現(xiàn)壓縮數(shù)據(jù)的接收,其中每片SRAM負(fù)責(zé)存放
一幅完整的圖像壓縮數(shù)據(jù),保證輸入數(shù)據(jù)流和輸出數(shù)據(jù)流連續(xù)不斷,使得數(shù)據(jù)接收
更加高效、穩(wěn)定。
② 數(shù)據(jù)解壓
數(shù)據(jù)解壓部分整體上同數(shù)據(jù)壓縮部分成鏡像關(guān)系,采用專用的JPEG2000壓縮芯片
ADV202,在DSP的控制下讀取存儲在SRAM中的壓縮圖像數(shù)據(jù),對圖像進(jìn)行分塊
解壓。
③ 數(shù)據(jù)回放
數(shù)據(jù)回放部分主要通過PCI接口將圖像解壓數(shù)據(jù)和系統(tǒng)參數(shù)傳至PC進(jìn)行顯示。PCI
接口由PCI9054實現(xiàn),在PCI局部總線端采用Scatter/Gather DMA模式接收數(shù)據(jù)。
PCI DMA傳輸時序和DSP并不兼容,因此,同步數(shù)據(jù)接口采用FIFO存取方法,通
過FPGA實現(xiàn)從DSP到PCI數(shù)據(jù)接收端口的時序轉(zhuǎn)化。數(shù)據(jù)接收主要由FPGA控制完
成,有兩大任務(wù),一是將有效數(shù)據(jù)從傳輸幀結(jié)構(gòu)中提取出來,二是將壓縮圖像數(shù)據(jù)
和系統(tǒng)參數(shù)數(shù)據(jù)分離。實現(xiàn)時,F(xiàn)PGA控制兩片SRAM乒乓操作實現(xiàn)壓縮數(shù)據(jù)的接收,
其中每片SRAM負(fù)責(zé)存放一幅完整的圖像壓縮數(shù)據(jù),保證輸入數(shù)據(jù)流和輸出數(shù)據(jù)流
連續(xù)不斷,使得數(shù)據(jù)接收更加高效、穩(wěn)定。
數(shù)據(jù)解壓部分整體上同數(shù)據(jù)壓縮部分成鏡像關(guān)系,采用專用的JPEG2000壓縮芯片A
DV202,在DSP的控制下讀取存儲在SRAM中的壓縮圖像數(shù)據(jù),對圖像進(jìn)行分塊解
壓。
③ 數(shù)據(jù)回放
數(shù)據(jù)回放部分主要通過PCI接口將圖像解壓數(shù)據(jù)和系統(tǒng)參數(shù)傳至PC進(jìn)行顯示。PC
I接口由PCI9054實現(xiàn),在PCI局部總線端采用Scatter/Gather DMA模式接收數(shù)據(jù)。
PCI DMA傳輸時序和DSP并不兼容,因此,同步數(shù)據(jù)接口采用FIFO存取方法,
通過FPGA實現(xiàn)從DSP到PCI數(shù)據(jù)接收端口的時序轉(zhuǎn)化。