該 ExpressLane
™
PEX 8604設(shè)備提供的PCI Express交換能力
使用戶可以添加scalablè 高bandwi DTħ非BL ocki上NECT離子到納克interc
多款廣APPLICAT Y的離子含UDING 控制平面 應(yīng)用,消費(fèi)類
應(yīng)用程序和嵌入式系統(tǒng)。 該P(yáng)EX 8604非常適合 扇出,
點(diǎn)對(duì)點(diǎn), 和 智能I / O模塊 應(yīng)用
.
低分組延遲及高性能
該P(yáng)EX 8604 architecturE支持包 cUT-通帶 最大延遲 的
在X1 190ns 到X1 CONFIgurati上。 這一點(diǎn),加上低功耗性消費(fèi)n和
非塊1納克內(nèi)部 開關(guān)阿爾基tecture,proviDES FULL LINE率 所有端口上S對(duì)于低
電力申請ications 如 consumer 和 嵌入式。 低延遲使
應(yīng)用中實(shí)現(xiàn)高throughpuT和性能。 除了低時(shí)延,
該設(shè)備支持 的2048個(gè)字節(jié)的最大有效載荷大小,使得用戶能夠?qū)崿F(xiàn)
甚至高于或等于hroughoUT
.
數(shù)據(jù)的完整性
該P(yáng)EX 8604提供 終端到終端的CRC 保護(hù)(ECRC)和 毒 位支持
使DESIGNS是requi回覆 保證無差錯(cuò)PACKETS。 PLX也支持
數(shù)據(jù)路徑巴力y和米埃默里(RAM) 糾錯(cuò)離子作為包S準(zhǔn)證的通過量小時(shí)
開關(guān)
.
雙主機(jī)和故障轉(zhuǎn)移支持
該P(yáng)EX 8604支持全沒正運(yùn)輸?shù)腶rent橋接(NTB)功能添加到同種異體瓦特
implementat我對(duì) 多主機(jī)系統(tǒng) 和 智能I / O模塊 在應(yīng)用程序中
這需要冗余 支持諸如選擇 embedded 應(yīng)用。
非透明橋允許系統(tǒng)s 由分離主存儲(chǔ)器域
呈現(xiàn)日Ë處理器 子系統(tǒng) 作為終點(diǎn) 而Ť漢另一個(gè)米埃默里
系統(tǒng)。 基地址寄存器 習(xí)慣 地址翻譯ES, 門鈴重gisters是
用于發(fā)送我nterrupts賭注吐溫附加回覆SS DOMA插件和暫存寄存器
從兩個(gè)地址訪問DOMAINS到 允許跨PROCESSOR通信
一般信息
數(shù)據(jù)列表
PEX8604 Brief
標(biāo)準(zhǔn)包裝
630
零件狀態(tài)
有源