Xilinx 連接功能解決方案以最低成本和功耗實(shí)現(xiàn)系統(tǒng)集成。
Xilinx 無(wú)線連接功能 IP 系列提供全面的解決方案,在不斷發(fā)展的無(wú)線基站基礎(chǔ)設(shè)施中,滿足連接功能和同步需求。Xilinx IP 和解決方案面向基于標(biāo)準(zhǔn)的規(guī)范,不僅提供了靈活性、穩(wěn)定性和可編程性,還以最低成本和功耗優(yōu)勢(shì)實(shí)現(xiàn)了高度差異化和不同規(guī)模的系統(tǒng)集成。
Xilinx 提供了高質(zhì)量和高效率的無(wú)線連接功能 IP ,滿足信道卡上的互連需求、信道卡、排列或遠(yuǎn)程射頻頭間的連接需求、以及射頻頭數(shù)字和模擬模塊間的連接需求。Xilinx 全面測(cè)試和驗(yàn)證的 IP 與 All Programmable 器件結(jié)合,實(shí)現(xiàn)的架構(gòu)可輕松部署、維護(hù)、并與早期安裝的網(wǎng)絡(luò)設(shè)備兼容。
Xilinx 連接功能 IP 旨在完全利用充分利用了全可編程 FPGA 和 片上系統(tǒng) (SoC) 固有的靈活性和可編程性,可提供高度客制化的解決方案,以解決獨(dú)特的市場(chǎng)需求。 Xilinx IP 內(nèi)部接口符合廣泛使用的行業(yè)標(biāo)準(zhǔn)協(xié)議,提供所需的統(tǒng)一性和粘結(jié)性,以利用更廣的連接功能生態(tài)系統(tǒng)和輕松集成,并實(shí)現(xiàn)模塊化設(shè)計(jì)。當(dāng)與 Xilinx SmartCore IP、全可編程 FPGA 和 Vivado® Design Suite 配合使用時(shí),Xilinx 無(wú)線連接功能 IP 可提供基本的構(gòu)建塊和資源,設(shè)計(jì)人員可專注于價(jià)值最高的領(lǐng)域,與采用 ASIC 和 ASSP 解決方案相比,得到的最終產(chǎn)品不僅具備更高的靈活性,而且風(fēng)險(xiǎn)更低。
Xilinx 連接功能解決方案包括:
•面向基帶信道卡和遠(yuǎn)程無(wú)線電頭連接的 CPRI 和 OBSAI LogiCORE IP
•面向高速串行數(shù)據(jù)轉(zhuǎn)換器互連的 JESD204 IP
•面向基帶多處理器/ DSP 場(chǎng)的 Gen2 串行 Rapid IO
•10/100/1000 Mbps, 10/40/100G Ethernet MAC
•10G-KR, 40G-KR4 以太網(wǎng)背板
•以太網(wǎng)開關(guān)和流量管理器
•Gen2/ Gen3 PCI-E
•1588v2 和同步以太網(wǎng)
•完整的Xilinx 連接功能產(chǎn)品系列
設(shè)計(jì)范例
CPRI I/Q交換器
XC2VP40-6FG676I
XC2VP40-5FG676C
XC2VP40-5FG676I
XC2VP40-5FF1152I
XC2VP40-6FF1152I
XC2VP40-5FFG1152C
XC5VTX240T-1FF1759C
XC5VTX240T-2FF1759C
XC5VTX240T-1FFG1759I
XC5VTX240T-2FFG1759C
XC5VTX240T-1FF1759I
XC5VTX240T-2FF1759I
XC5VTX240T-2FFG1759I
XC5VTX240T-1FFG1759C