多諧振蕩器應(yīng)用
發(fā)布時間:2023/3/13 14:18:13 訪問次數(shù):194
由555構(gòu)成的多諧振蕩器
由555構(gòu)成的多諧振蕩器如圖所示。電路工作原理如下。
圖由555構(gòu)成的多諧振蕩器
時,比較器c?輸出為低電平,內(nèi)部rs觸發(fā)器被復(fù)位清“0”,輸出端u。由高電平變?yōu)榈碗娖,如圖13-5(b)所示,同時門g?輸出高電平使放電管vt導(dǎo)通,電容c通過r?和⑦腳內(nèi)部的放電管vt放電,uc電壓下降,當(dāng)uc下降至小于vcc時,比較器c?輸出為低電平,內(nèi)部rs觸發(fā)器被置“1”,g?輸出低電平使放電管t截止,輸出端u。由低電平變?yōu)楦唠娖剑娙輈放電時間t(即u。低電平時間)為
放電管截止后,電容c停止放電,電源vcc又重新經(jīng)r?、r?對c充電,uc上升,uc上升至vce所需時間(即u。高電平時間)為
當(dāng)uc上升超過vcc時,內(nèi)部觸發(fā)器又被復(fù)位清“0”,u。又變?yōu)榈碗娖剑绱朔磸?fù),在555定時器的輸出端得到一個方波信號電壓uo,該信號的頻率f為
文章來源:模擬電路和數(shù)字電路自學(xué)手冊。作者:蔡杏山。版權(quán)歸原作者。如涉版權(quán)請聯(lián)系刪除。
由555構(gòu)成的多諧振蕩器
由555構(gòu)成的多諧振蕩器如圖所示。電路工作原理如下。
圖由555構(gòu)成的多諧振蕩器
時,比較器c?輸出為低電平,內(nèi)部rs觸發(fā)器被復(fù)位清“0”,輸出端u。由高電平變?yōu)榈碗娖,如圖13-5(b)所示,同時門g?輸出高電平使放電管vt導(dǎo)通,電容c通過r?和⑦腳內(nèi)部的放電管vt放電,uc電壓下降,當(dāng)uc下降至小于vcc時,比較器c?輸出為低電平,內(nèi)部rs觸發(fā)器被置“1”,g?輸出低電平使放電管t截止,輸出端u。由低電平變?yōu)楦唠娖,電容c放電時間t(即u。低電平時間)為
放電管截止后,電容c停止放電,電源vcc又重新經(jīng)r?、r?對c充電,uc上升,uc上升至vce所需時間(即u。高電平時間)為
當(dāng)uc上升超過vcc時,內(nèi)部觸發(fā)器又被復(fù)位清“0”,u。又變?yōu)榈碗娖剑绱朔磸?fù),在555定時器的輸出端得到一個方波信號電壓uo,該信號的頻率f為
文章來源:模擬電路和數(shù)字電路自學(xué)手冊。作者:蔡杏山。版權(quán)歸原作者。如涉版權(quán)請聯(lián)系刪除。
熱門點(diǎn)擊
- 2421BCD碼和5421BCD碼
- D觸發(fā)器工作原理
- 奇偶校驗(yàn)碼
- 與或非門 結(jié)構(gòu)與原理
- CMOS傳輸門工作原理
- 施密特觸發(fā)器
- 多級放大電路
- 十進(jìn)制數(shù)
- 電子催眠器原理
- 三態(tài)輸出門(TS門)
推薦電子資訊
- 新款321層NAND閃存工藝技術(shù)及應(yīng)用技術(shù)
- 全新車用RGBIR攝像頭模組應(yīng)用參數(shù)設(shè)計(jì)
- 車規(guī)級60 V N通道創(chuàng)新槽溝技術(shù)研究
- 信號與頻譜分析儀 FSW技術(shù)標(biāo)準(zhǔn)及應(yīng)用
- 氮化鎵MOSFET結(jié)構(gòu)關(guān)鍵技術(shù)介紹
- SoC射頻芯片Sub-GHz頻段射頻調(diào)制方式
- WAPI屢遭排斥利益不相關(guān)注定的尷尬
- WAPI技術(shù)拖后腿英雄氣短
- 外資發(fā)展趨勢及對我國電子信息產(chǎn)業(yè)的影響
- 彩電:能否憑“芯”論英雄?
- 透析AMD再度大降價明星產(chǎn)品
- 新華網(wǎng):真假雙核芯片之爭爭什么