飛思卡爾 S12ZVL MagniV 混合信號(hào)微控制器是一系列車用 16 位微控制器,采用 180nm NVM %2B UHV 技術(shù),可集成 40V 模擬元件。該系列具有許多現(xiàn)有 S12 產(chǎn)品系列的特性。該系列與眾不同之處在于其具有增強(qiáng)型 S12Z he心,且集成了“高壓”模擬模塊,包括穩(wěn)壓器(VREG)和局部互聯(lián)網(wǎng)絡(luò)(LIN)物理層。S12ZVL 系列在 RAM、閃存和 EEPROM 上包含糾錯(cuò)碼(ECC)用于診斷或數(shù)據(jù)存儲(chǔ)、有一個(gè)快速模數(shù)轉(zhuǎn)換器和一個(gè)可改進(jìn) EMC 性能的頻率調(diào)制鎖相環(huán)(IPLL)。S12ZVL 系列將若干關(guān)鍵系統(tǒng)元件集成到一個(gè)單獨(dú)器件,優(yōu)化了系統(tǒng)架構(gòu)并節(jié)約大幅空間,帶來(lái)zui優(yōu)的解決方案。
S12z cpu core32,16或8kb 片上閃存,ecc128字節(jié) eeprom,ecc1024或512字節(jié)片上 sram,內(nèi)置鎖相環(huán)(ipll)倍頻器,內(nèi)部濾波器1mhz 內(nèi)部 rc 振蕩器,比額定溫度jing確度 ? 1.3% 4mhz 至20mhz 的幅度控制皮爾斯振蕩器/內(nèi)部警察(看門狗)模塊/模數(shù)轉(zhuǎn)換器(adc) ,10位分辨率,外部引腳和 vbg (帶隙)結(jié)果參考一個(gè)序列周邊接口(spi)模塊串行通信接口(sci)模塊,與內(nèi)部線性物理層收發(fā)器接口(如果需要,可將 rx 連接到定時(shí)器通道以進(jìn)行頻率校準(zhǔn))多達(dá)一個(gè)額外的 sci (未連接到線性物理層)一個(gè)芯片上的線性物理層收發(fā)器,完全符合 lin2.2標(biāo)準(zhǔn)的6通道定時(shí)器模塊(tim0) ,輸入捕獲/輸出比較2- 具有輸入捕獲/輸出比較器的通道定時(shí)器模塊(tim1)-具有8通道脈沖寬度調(diào)制模塊(pwm)的芯片上穩(wěn)壓器(vreg) ,用于調(diào)節(jié)輸入電源和所有內(nèi)部電壓/自主周期中斷(api)支持從停止模板以支持25ma 驅(qū)動(dòng)強(qiáng)度到 vssxpin 以支持20ma 驅(qū)動(dòng)強(qiáng)度從 vddx (evdd)高壓輸入(hvi)電源電壓感應(yīng)器與低電池警告芯片溫度傳感器,溫度值可以用 ADC 測(cè)量或可以產(chǎn)生高溫警告高達(dá)23個(gè)引腳可用作鍵盤喚醒中斷(kwi)包選項(xiàng): lqfp-32qfn-32lqfp-48