集成計(jì)數(shù)器74LS163
發(fā)布時(shí)間:2015/8/20 19:57:25 訪問次數(shù):1806
4位二進(jìn)制同步加法計(jì)數(shù)器74LS163和74LS161芯片引腳排列相同,在功能上非常相似,A40MX04-FPL84具有同步清零、同步置數(shù)、保持、計(jì)數(shù)等4種功能,表2.4.2為74LS163酌功能表。
分析表2.4.2和表2.4.1可知,主要區(qū)別為同步清零:當(dāng)CLR=0,且在時(shí)鐘脈沖CLK上升沿作用時(shí),計(jì)數(shù)器將被清零。
十進(jìn)制BCD碼同步加法計(jì)數(shù)器
集成計(jì)數(shù)器74LS160
4位二進(jìn)制同步加法計(jì)數(shù)器74LS160和74LS161芯片引腳排列相同,但進(jìn)位輸出端RCO= ENT- Q3- QO;在功能上非常相似,有異步清零、同步置數(shù)、保持、計(jì)數(shù)等4種功能,表2.4.3為74LS160的功能表。
74LS160和74LS161的主要區(qū)別為BCD碼計(jì)數(shù):當(dāng)Q3Q2QIQo=1001,且ENT=1時(shí),進(jìn)位輸出端RCO=1。而74161為4位二進(jìn)制同步加法計(jì)數(shù)器。
4位二進(jìn)制同步加法計(jì)數(shù)器74LS163和74LS161芯片引腳排列相同,在功能上非常相似,A40MX04-FPL84具有同步清零、同步置數(shù)、保持、計(jì)數(shù)等4種功能,表2.4.2為74LS163酌功能表。
分析表2.4.2和表2.4.1可知,主要區(qū)別為同步清零:當(dāng)CLR=0,且在時(shí)鐘脈沖CLK上升沿作用時(shí),計(jì)數(shù)器將被清零。
十進(jìn)制BCD碼同步加法計(jì)數(shù)器
集成計(jì)數(shù)器74LS160
4位二進(jìn)制同步加法計(jì)數(shù)器74LS160和74LS161芯片引腳排列相同,但進(jìn)位輸出端RCO= ENT- Q3- QO;在功能上非常相似,有異步清零、同步置數(shù)、保持、計(jì)數(shù)等4種功能,表2.4.3為74LS160的功能表。
74LS160和74LS161的主要區(qū)別為BCD碼計(jì)數(shù):當(dāng)Q3Q2QIQo=1001,且ENT=1時(shí),進(jìn)位輸出端RCO=1。而74161為4位二進(jìn)制同步加法計(jì)數(shù)器。
熱門點(diǎn)擊
- 用異或門74LS86和與非門74LSOO設(shè)計(jì)
- 熱敏電阻器的規(guī)格型號(hào)及主要參數(shù)
- 電位器的型號(hào)和主要參數(shù)
- 74LS163構(gòu)成模6計(jì)數(shù)器
- 電感線圈的繞法
- 差分放大器的共模電壓增益
- 晶閘管的工作特性及其特點(diǎn)
- 用萬用表對(duì)蜂鳴器進(jìn)行檢測(cè)
- 用數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)
- 研究電壓串聯(lián)負(fù)反饋對(duì)輸入、輸出電阻的影響
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究