模擬相乘器的混頻原理
發(fā)布時間:2015/8/22 17:48:12 訪問次數(shù):2421
當(dāng)模擬相乘器的兩個輸入端分別送入VL=VLm COSCOLt,VS=VSm COS COSt時,C3225X7R1E106K模擬相乘器的輸出VI=KVS VL。當(dāng)v。、VS都為小信號時
V.=吉KK.V.[COS《-OL+COS)f+COS《DL -鴨),]
盡管在實際應(yīng)用中,加到模擬相乘器上的信號不一定都是小信號,也可以在某個輸入端加入大信號,使模擬相乘器離開線性區(qū)而進入開關(guān)狀態(tài),但模擬相乘器的非線性變換功能仍然是兩個信號的乘積。由以上所述可知,若在模擬相乘器輸出端接一個中頻濾波器(col=O)L - COS)作為負(fù)載,即可實現(xiàn)混頻。
實駿原理電路
實驗原理電路如圖3.5.1所示。圖中晶體三極管VTi與電容Cl、C2、C3、C4和Li構(gòu)成改進型電容三點式振蕩電路,作為本機振蕩器。晶體三極管VT2構(gòu)成射隨器,起緩沖隔離作用。RW2是用來調(diào)節(jié)本振輸出信號幅度大小的電位器。C13、C14和L2構(gòu)成中頻調(diào)諧回路(Z=2 MHz)。RW4接在相乘器的2腳和3腳之間,用來調(diào)節(jié)相乘器的負(fù)反饋深度。電位器Rws用來調(diào)節(jié)相乘器的偏置電流厶。
當(dāng)模擬相乘器的兩個輸入端分別送入VL=VLm COSCOLt,VS=VSm COS COSt時,C3225X7R1E106K模擬相乘器的輸出VI=KVS VL。當(dāng)v。、VS都為小信號時
V.=吉KK.V.[COS《-OL+COS)f+COS《DL -鴨),]
盡管在實際應(yīng)用中,加到模擬相乘器上的信號不一定都是小信號,也可以在某個輸入端加入大信號,使模擬相乘器離開線性區(qū)而進入開關(guān)狀態(tài),但模擬相乘器的非線性變換功能仍然是兩個信號的乘積。由以上所述可知,若在模擬相乘器輸出端接一個中頻濾波器(col=O)L - COS)作為負(fù)載,即可實現(xiàn)混頻。
實駿原理電路
實驗原理電路如圖3.5.1所示。圖中晶體三極管VTi與電容Cl、C2、C3、C4和Li構(gòu)成改進型電容三點式振蕩電路,作為本機振蕩器。晶體三極管VT2構(gòu)成射隨器,起緩沖隔離作用。RW2是用來調(diào)節(jié)本振輸出信號幅度大小的電位器。C13、C14和L2構(gòu)成中頻調(diào)諧回路(Z=2 MHz)。RW4接在相乘器的2腳和3腳之間,用來調(diào)節(jié)相乘器的負(fù)反饋深度。電位器Rws用來調(diào)節(jié)相乘器的偏置電流厶。
上一篇:模擬乘法器混頻實驗
上一篇: 用1496模擬相乘器等元器件
熱門點擊
推薦技術(shù)資料
- 車載顯示技術(shù)AR
- 2 納米工藝 A18 Pro 芯片參數(shù)技術(shù)應(yīng)
- 新一代 HBM3/HBM3e
- NAND FLASH控制器芯片
- SoC芯片架構(gòu)設(shè)計
- 嵌入式存儲芯片PPI Nand
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究