跳頻開(kāi)關(guān)參數(shù)
發(fā)布時(shí)間:2015/9/2 19:23:39 訪問(wèn)次數(shù):648
參加跳頻頻點(diǎn)的數(shù)量從頻率分集和干擾分集兩方面影響跳頻增益。 HY57V641620FT跳頻增益隨著頻點(diǎn)數(shù)量的增加而增加,但也遵循收益遞減規(guī)律。例如將頻點(diǎn)數(shù)量從7個(gè)增加到8個(gè)獲得的跳頻增益小于頻點(diǎn)數(shù)量從2個(gè)增加到3個(gè)獲得的跳頻增益。3個(gè)頻點(diǎn)參與跳頻會(huì)帶來(lái)可觀的跳頻增益,4個(gè)頻點(diǎn)的話(huà)獲得的跳頻增益會(huì)更大。獲得跳頻增益的原因是干擾被平均到了更寬的帶寬上并且MS陷入深衰落的概率會(huì)大大降低。
(1) HOP:跳頻開(kāi)關(guān)參數(shù),信道組級(jí)參數(shù)。HOP=ON,信道組中除BCCH頻點(diǎn)外的所有頻點(diǎn)參加跳頻;HOP= OFF,信道組中頻點(diǎn)不跳頻。
(2) HSN:跳頻序列號(hào),信道組級(jí)參數(shù)。指示選擇哪個(gè)跳頻序列進(jìn)行跳頻。信道組中的所有時(shí)隙使用相同的HSN。HSN=0,使用循環(huán)跳頻;HSN= 1~63,使用偽隨機(jī)序列跳頻。當(dāng)循環(huán)跳頻和DTX同時(shí)使用時(shí),由于26復(fù)幀每隔13幀就是idle或SACCH幀,因此此時(shí)使用的頻點(diǎn)數(shù)量不能是13的信數(shù)。
(3) FHOP,指示選擇哪種跳頻模式,TG級(jí)參數(shù)。FHOP - BB,基帶跳頻;FHOP=SY,射頻跳頻。射頻跳頻包含Co填充。Co填充將由包含BCCH頻點(diǎn)的信道組默認(rèn)完成。
(4) COMB,指示合路器類(lèi)型,TG級(jí)參數(shù)。COMB=HYB,寬帶混合型合路器;COMB=FLT,窄帶濾波型合路器;鶐l只能使用窄帶濾波型合路器。
參加跳頻頻點(diǎn)的數(shù)量從頻率分集和干擾分集兩方面影響跳頻增益。 HY57V641620FT跳頻增益隨著頻點(diǎn)數(shù)量的增加而增加,但也遵循收益遞減規(guī)律。例如將頻點(diǎn)數(shù)量從7個(gè)增加到8個(gè)獲得的跳頻增益小于頻點(diǎn)數(shù)量從2個(gè)增加到3個(gè)獲得的跳頻增益。3個(gè)頻點(diǎn)參與跳頻會(huì)帶來(lái)可觀的跳頻增益,4個(gè)頻點(diǎn)的話(huà)獲得的跳頻增益會(huì)更大。獲得跳頻增益的原因是干擾被平均到了更寬的帶寬上并且MS陷入深衰落的概率會(huì)大大降低。
(1) HOP:跳頻開(kāi)關(guān)參數(shù),信道組級(jí)參數(shù)。HOP=ON,信道組中除BCCH頻點(diǎn)外的所有頻點(diǎn)參加跳頻;HOP= OFF,信道組中頻點(diǎn)不跳頻。
(2) HSN:跳頻序列號(hào),信道組級(jí)參數(shù)。指示選擇哪個(gè)跳頻序列進(jìn)行跳頻。信道組中的所有時(shí)隙使用相同的HSN。HSN=0,使用循環(huán)跳頻;HSN= 1~63,使用偽隨機(jī)序列跳頻。當(dāng)循環(huán)跳頻和DTX同時(shí)使用時(shí),由于26復(fù)幀每隔13幀就是idle或SACCH幀,因此此時(shí)使用的頻點(diǎn)數(shù)量不能是13的信數(shù)。
(3) FHOP,指示選擇哪種跳頻模式,TG級(jí)參數(shù)。FHOP - BB,基帶跳頻;FHOP=SY,射頻跳頻。射頻跳頻包含Co填充。Co填充將由包含BCCH頻點(diǎn)的信道組默認(rèn)完成。
(4) COMB,指示合路器類(lèi)型,TG級(jí)參數(shù)。COMB=HYB,寬帶混合型合路器;COMB=FLT,窄帶濾波型合路器;鶐l只能使用窄帶濾波型合路器。
熱門(mén)點(diǎn)擊
- 用異或門(mén)74LS86和與非門(mén)74LSOO設(shè)計(jì)
- 74LS163構(gòu)成模6計(jì)數(shù)器
- 差分放大器的共模電壓增益
- 晶閘管的工作特性及其特點(diǎn)
- 路徑損耗(path loss)
- 用萬(wàn)用表對(duì)蜂鳴器進(jìn)行檢測(cè)
- 用數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)
- 研究電壓串聯(lián)負(fù)反饋對(duì)輸入、輸出電阻的影響
- 模擬乘法器混頻實(shí)驗(yàn)
- 4位二進(jìn)制同步加法計(jì)數(shù)器
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- PCB嵌入式功率芯片封裝工作原理
- 莫仕儲(chǔ)能連接器技術(shù)結(jié)構(gòu)應(yīng)用詳情
- 新款 Snapdragon X
- Intel 18A(1.8nm
- 業(yè)界首款STM32配套無(wú)線(xiàn)物聯(lián)網(wǎng)模塊
- 2025年全球半導(dǎo)體產(chǎn)業(yè)十大熱門(mén)看點(diǎn)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究