一致性分析
發(fā)布時(shí)間:2016/4/25 19:41:59 訪問次數(shù):918
將Control、Triing和OUTPUT三個(gè)軌跡信號(hào)添加到一致性分析圖表中,按空格MMBT4401LT1G鍵產(chǎn)生軌跡線,如圖7-164所示。
單擊一致性分析圖表仿真屬性對(duì)話框中的Store Results按鈕,使圖7-164歷示的曲線成為參考結(jié)果,這時(shí)軌跡線以暗色顯示。
修改原電路參數(shù),例如將Rl值改為50k,Cl的值改為220)uF,重新進(jìn)行一致性分析并查看仿真結(jié)果,如圖7-165所示。
如果修改后的電路與原電路具有一致性(或不具有一致性),則仿真日志提示為:
new and previous reseults are consistent(not consistent)
要進(jìn)行一致性分析,還可以選擇菜單Graphic—Verify Graphic命令(一致性分析)和Graphic—Verify File命令(批處理一致性分析)生成一致性分析結(jié)果。按照7.15.1節(jié)介紹的一致性分析步驟中的第(6)步,修改參數(shù),如將Rl值改為50k后,選擇菜單Graphic-
Verify Graphic命令,則系統(tǒng)開始一致性分析,并彈出一致性分析結(jié)果,如圖7-165 (b)所示。
將Control、Triing和OUTPUT三個(gè)軌跡信號(hào)添加到一致性分析圖表中,按空格MMBT4401LT1G鍵產(chǎn)生軌跡線,如圖7-164所示。
單擊一致性分析圖表仿真屬性對(duì)話框中的Store Results按鈕,使圖7-164歷示的曲線成為參考結(jié)果,這時(shí)軌跡線以暗色顯示。
修改原電路參數(shù),例如將Rl值改為50k,Cl的值改為220)uF,重新進(jìn)行一致性分析并查看仿真結(jié)果,如圖7-165所示。
如果修改后的電路與原電路具有一致性(或不具有一致性),則仿真日志提示為:
new and previous reseults are consistent(not consistent)
要進(jìn)行一致性分析,還可以選擇菜單Graphic—Verify Graphic命令(一致性分析)和Graphic—Verify File命令(批處理一致性分析)生成一致性分析結(jié)果。按照7.15.1節(jié)介紹的一致性分析步驟中的第(6)步,修改參數(shù),如將Rl值改為50k后,選擇菜單Graphic-
Verify Graphic命令,則系統(tǒng)開始一致性分析,并彈出一致性分析結(jié)果,如圖7-165 (b)所示。
上一篇:控制軌跡線的獲取
熱門點(diǎn)擊
- 電壓表和電流表的電路圖符號(hào)及功能
- 采用計(jì)數(shù)法測量頻率的基本原理
- SFFM激勵(lì)源的應(yīng)用
- 基本鎖相環(huán)的Simulink系統(tǒng)模型及分析之
- Tape功能
- Proteus關(guān)閉
- 在確定失效率等級(jí)時(shí)還有一個(gè)置信度的選取問題
- SPI調(diào)試器的主要功能及屬性
- Reset Mode:復(fù)位模式
- 轉(zhuǎn)移特性分析曲線的應(yīng)用
推薦技術(shù)資料
- 按鈕與燈的互動(dòng)實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究