高密度等離子體化學(xué)氣相沉積工藝
發(fā)布時(shí)間:2017/10/18 21:06:10 訪問次數(shù):1262
在HDP CVD工藝問世之前,大多數(shù) NCP5661DT33RKG芯片廠普遍采用等離子體增強(qiáng)化學(xué)氣相沉積(PE CVD)進(jìn)行絕緣介質(zhì)的填充。這種工藝對(duì)于大于0.8um的間隔具有良好的填孔效果,然而對(duì)于小于0.8um的間隔,用P:CVD工藝一步填充這么高的深寬比(定義為間隙的深度和寬度的比值)的間隔時(shí)會(huì)在間隔中部產(chǎn)生夾斷(pincl△off)和空穴(見圖4.12)。其他一些傳統(tǒng)CVD工藝,如常壓CVD(APCVD)和亞常壓CVD(SACVD)雖然可以提供對(duì)小至0.25um的間隔的無孔填充,但這些缺乏等離子體輔助沉積產(chǎn)生的膜會(huì)有低密度和吸潮性等缺點(diǎn),需要增加P:CVD薄膜對(duì)其進(jìn)行保護(hù),或者進(jìn)行后沉積處理(如退火回流等)。這些工序的加人同樣提高了生產(chǎn)成本,增加了整個(gè)I藝流程的步驟和復(fù)雜性。
為了同時(shí)滿足高深寬比間隙的填充和控制生產(chǎn)成本,誕生了HDP CVD工藝,它的特點(diǎn)在于,可以在同一個(gè)反應(yīng)腔中同步地進(jìn)行沉積和物理轟擊(見圖4.13),從而實(shí)現(xiàn)絕緣介質(zhì)在溝槽中的bottom up生長(zhǎng)。
在HDP CVD工藝問世之前,大多數(shù) NCP5661DT33RKG芯片廠普遍采用等離子體增強(qiáng)化學(xué)氣相沉積(PE CVD)進(jìn)行絕緣介質(zhì)的填充。這種工藝對(duì)于大于0.8um的間隔具有良好的填孔效果,然而對(duì)于小于0.8um的間隔,用P:CVD工藝一步填充這么高的深寬比(定義為間隙的深度和寬度的比值)的間隔時(shí)會(huì)在間隔中部產(chǎn)生夾斷(pincl△off)和空穴(見圖4.12)。其他一些傳統(tǒng)CVD工藝,如常壓CVD(APCVD)和亞常壓CVD(SACVD)雖然可以提供對(duì)小至0.25um的間隔的無孔填充,但這些缺乏等離子體輔助沉積產(chǎn)生的膜會(huì)有低密度和吸潮性等缺點(diǎn),需要增加P:CVD薄膜對(duì)其進(jìn)行保護(hù),或者進(jìn)行后沉積處理(如退火回流等)。這些工序的加人同樣提高了生產(chǎn)成本,增加了整個(gè)I藝流程的步驟和復(fù)雜性。
為了同時(shí)滿足高深寬比間隙的填充和控制生產(chǎn)成本,誕生了HDP CVD工藝,它的特點(diǎn)在于,可以在同一個(gè)反應(yīng)腔中同步地進(jìn)行沉積和物理轟擊(見圖4.13),從而實(shí)現(xiàn)絕緣介質(zhì)在溝槽中的bottom up生長(zhǎng)。
上一篇:HDP-CVD作用機(jī)理
熱門點(diǎn)擊
- CVD是用來制備二氧化硅介質(zhì)薄膜的主要工藝方
- 電子產(chǎn)品裝配過程中常用的圖紙有哪些?
- 載流子遷移率提高技術(shù)
- 薄層金屬沉積需要良好的臺(tái)階覆蓋性
- W plugR制程
- 天線距離地平面的高度應(yīng)在規(guī)定的范圍內(nèi)變化
- 電流返回的最低阻抗通道并非是最短路徑高
- HDP-CⅤD常見反應(yīng)
- 為避免高頻信號(hào)通過PCB走線時(shí)產(chǎn)生電磁輻射
- 高密度等離子體化學(xué)氣相沉積工藝
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機(jī)器人技術(shù)結(jié)構(gòu)設(shè)計(jì)及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究