PLCC封裝各引腳功能如下
發(fā)布時間:2018/2/5 22:05:07 訪問次數(shù):1987
PLCC封裝各引腳功能如下:HZICEL7583X2200G
UEE為負模擬電源(通常為9.5V);
NC為空引腳(無引線,無內(nèi)部連接);
LINV為DO~D6輸出翻轉(zhuǎn)控制;
AGND為模擬地;
DGND為數(shù)字地;
D0~D7為數(shù)字輸出量;
MINV為D7輸出翻轉(zhuǎn)控制;
D:為過量程輸出。
CLK為ECL時鐘輸入;
CLK為反相ECL時鐘輸入;
VRBs為最低基準(zhǔn)電源輸入;
VRBF為最高基準(zhǔn)電源輸入;
UIN為模擬信號輸入,可以接入輸入信號端或者最低基準(zhǔn)輸入腳;
VR1為基準(zhǔn)電壓端子典型值丬,5V;
ⅤR2為基準(zhǔn)電壓端子典型值-1V;
VR3為基準(zhǔn)電壓端子典型值一0.5V;
VRTF為基準(zhǔn)電壓端最大值(過載);
VRTs為基準(zhǔn)電壓端最小值(靈敏度);
DRINV為數(shù)據(jù)準(zhǔn)備好的反;
DRLADY為數(shù)據(jù)準(zhǔn)備好輸出。
PLCC封裝各引腳功能如下:HZICEL7583X2200G
UEE為負模擬電源(通常為9.5V);
NC為空引腳(無引線,無內(nèi)部連接);
LINV為DO~D6輸出翻轉(zhuǎn)控制;
AGND為模擬地;
DGND為數(shù)字地;
D0~D7為數(shù)字輸出量;
MINV為D7輸出翻轉(zhuǎn)控制;
D:為過量程輸出。
CLK為ECL時鐘輸入;
CLK為反相ECL時鐘輸入;
VRBs為最低基準(zhǔn)電源輸入;
VRBF為最高基準(zhǔn)電源輸入;
UIN為模擬信號輸入,可以接入輸入信號端或者最低基準(zhǔn)輸入腳;
VR1為基準(zhǔn)電壓端子典型值丬,5V;
ⅤR2為基準(zhǔn)電壓端子典型值-1V;
VR3為基準(zhǔn)電壓端子典型值一0.5V;
VRTF為基準(zhǔn)電壓端最大值(過載);
VRTs為基準(zhǔn)電壓端最小值(靈敏度);
DRINV為數(shù)據(jù)準(zhǔn)備好的反;
DRLADY為數(shù)據(jù)準(zhǔn)備好輸出。
上一篇:典型應(yīng)用
上一篇:MAX1125的典型接口電路
熱門點擊
- 單相橋式全控整流電路帶阻感負載電路
- 方波整形為正弦波的電路設(shè)計
- GTO晶閘管的主要參數(shù)
- 信號整形電路設(shè)計
- 4051的內(nèi)部結(jié)構(gòu)及其引腳圖
- 三相橋式全控整流電路的原理圖
- 繞焊通常是為了增加焊接點的強度
- PLCC封裝各引腳功能如下
- 復(fù)式濾波
- 晶體管輸出型光電耦合器驅(qū)動電路
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細]
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機器人技術(shù)結(jié)構(gòu)設(shè)計及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究