高速時鐘驅(qū)動芯片的負載通常較重
發(fā)布時間:2019/1/10 21:48:37 訪問次數(shù):1739
在PCB圖中,芯片的下面是一塊電源平面,在電源平面的左邊和右邊分別接了0.1uF的去耦電容和10uF的濾波電容,然后經(jīng)過磁珠FB5送到芯片的電源引腳Ⅴcc,分別是芯片的4、8、15腳和⒛腳。
高速時鐘驅(qū)動芯片的負載通常較重,在輸出時鐘沿跳變處,芯片電源輸人電流會快速大幅度變化,如圖5.19所示。LFE2M35SE-5FN484C
時鐘芯片的電源引腳Ⅴcc先串聯(lián)磁珠后并聯(lián)電容,由于磁珠的阻抗特性,高速時鐘驅(qū)動芯片電源輸人電流的快速變化會在唯一的電流通路磁珠FB5上產(chǎn)生很大的反電動勢,導致Ⅴcc引腳上的電壓σ跌落和上沖。進一步詳細進行理論分析,磁珠的電路等效可以看成一個電感L和一個電阻R的串聯(lián)(有時也看成電感L和電阻R的并聯(lián)),其中R和L的值都是頻率的函數(shù),如圖5.⒛所示。R曲線是磁珠的電阻阻抗特性曲線,X曲線是磁珠的感性阻抗特性曲線,z(R+jX)曲線是磁珠總的阻抗曲線。
在PCB圖中,芯片的下面是一塊電源平面,在電源平面的左邊和右邊分別接了0.1uF的去耦電容和10uF的濾波電容,然后經(jīng)過磁珠FB5送到芯片的電源引腳Ⅴcc,分別是芯片的4、8、15腳和⒛腳。
高速時鐘驅(qū)動芯片的負載通常較重,在輸出時鐘沿跳變處,芯片電源輸人電流會快速大幅度變化,如圖5.19所示。LFE2M35SE-5FN484C
時鐘芯片的電源引腳Ⅴcc先串聯(lián)磁珠后并聯(lián)電容,由于磁珠的阻抗特性,高速時鐘驅(qū)動芯片電源輸人電流的快速變化會在唯一的電流通路磁珠FB5上產(chǎn)生很大的反電動勢,導致Ⅴcc引腳上的電壓σ跌落和上沖。進一步詳細進行理論分析,磁珠的電路等效可以看成一個電感L和一個電阻R的串聯(lián)(有時也看成電感L和電阻R的并聯(lián)),其中R和L的值都是頻率的函數(shù),如圖5.⒛所示。R曲線是磁珠的電阻阻抗特性曲線,X曲線是磁珠的感性阻抗特性曲線,z(R+jX)曲線是磁珠總的阻抗曲線。
上一篇:電流波形的能量主要分布
熱門點擊
- PWM信號產(chǎn)生芯片采用KA3525A
- 電源頻率低對異步電動機的運行有什么影響?
- MLCT輻射躍遷概率取決于重金屬的軌道自旋耦
- LDO芯片前端增加的二極管并不能阻擋浪涌電流
- 異步電動機空載電流占額定電流多大為適宜?
- 選用器件時一定要注意器件的特性
- 高速時鐘驅(qū)動芯片的負載通常較重
- 芯片電流引腳上磁珠與去耦電容的位置
- FDS6982S碳原子雜化前后的電子排布
- 電壓電流的變化通過導線傳輸時有兩種形態(tài)
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細]
- 英特爾酷睿Ultra處理器驅(qū)動
- 散熱片 Crucial P31
- 三星F-DVFS(全動態(tài)電壓頻
- 業(yè)界首款12納米級LPDDR5X DRAM
- 移動端NAND閃存解決方案ZUFS 4.0
- 48GB 16層HBM3E結(jié)構(gòu)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究