多層PCB可根據(jù)需要設(shè)置多個電源層和地線層
發(fā)布時間:2019/2/3 16:32:32 訪問次數(shù):3375
多層PCB非常適合高集成度、高密度和高速電路的PCB設(shè)計使用。 MAX1415EWE+對高集成度和高密度布板,由于器件引腳極多且走線密度極高,為使得所有的信號線、電源、地能得到有效的連通,必須設(shè)置多于兩個的布線層(生產(chǎn)工藝決定必須為偶數(shù)層,如4層、6層、8層等)。
多層PCB可根據(jù)需要設(shè)置多個電源層和地線層。通常,電源層和地線層一般應(yīng)設(shè)置為內(nèi)部層,頂層和底層應(yīng)設(shè)置為布線層,以方便走線和元器件的表面貼裝。對中、高速電路板,電源層和地線層盡量設(shè)置在相鄰的兩層,以獲得較好的電源去耦效果。高速信號應(yīng)緊鄰地線層布線,中、低速信號線可靠近電源層布線。
在中、高速電路設(shè)計時,將單面或兩面電路板設(shè)計改為四層電路板設(shè)計,中間兩層為電源層和地線層的設(shè)計,這樣可以極大地改善和提高產(chǎn)品的電磁兼容性能。該設(shè)計可大大簡化降低產(chǎn)品的屏蔽和濾波要求,并可有效地減少PCB的尺寸。降低屏蔽和濾波要求所節(jié)省的成本足以補償PCB層數(shù)增加帶來的成本增加。
多層PCB非常適合高集成度、高密度和高速電路的PCB設(shè)計使用。對高集成度和高密度布板,由于器件引腳極多且走線密度極高,為使得所有的信號線、電源、地能得到有效的連通,必須設(shè)置多于兩個的布線層(生產(chǎn)工藝決定必須為偶數(shù)層,如4層、6層、8層等)。 多層PCB可根據(jù)需要設(shè)置多個電源層和地線層。通常,電源層和地線層一般應(yīng)設(shè)置為內(nèi)部層,頂層和底層應(yīng)設(shè)置為布線層,以方便走線和元器件的表面貼裝。
對中、高速電路板,電源層和地線層盡量設(shè)置在相鄰的兩層,以獲得較好的電源去耦效果。高速信號應(yīng)緊鄰地線層布線,中、低速信號線可靠近電源層布線。在中、高速電路設(shè)計時,將單面或兩面電路板設(shè)計改為四層電路板設(shè)計,中間兩層為電源層和地線層的設(shè)計,這樣可以極大地改善和提高產(chǎn)品的電磁兼容性能。
該設(shè)計可大大簡化降低產(chǎn)品的屏蔽和濾波要求,并可有效地減少PCB的尺寸。降低屏蔽和濾波要求所節(jié)省的成本足以補償PCB層數(shù)增加帶來的成本增加。在進行多層PCB設(shè)計時,首先要考慮的是信號帶寬和等效電路。需要注意的是,用于EMC設(shè)計的信號帶寬與電子電路的性能設(shè)計的帶寬要求不盡相同;同時,不能用信號重復(fù)周期倒數(shù)所計算的帶寬作為PCB的EMC設(shè)計帶寬。
精心的PCB走線設(shè)計可以在很大程度上減少走線阻抗造成的騷擾。當頻率超過數(shù)干赫茲時,導(dǎo)線的阻抗主要由導(dǎo)線的電感決定,細而長的回路走線呈現(xiàn)高電感(典型值為10nH凡m),其阻抗隨頻率增加而增加。減小走線電感有以下兩種方法。
(1)盡量減小走線的長度,如果條件允許,盡量增加走線的寬度。
(2)使回線盡量與信號線平行并靠近。
在進行多層PCB設(shè)計時,首先要考慮的是信號帶寬和等效電路。需要注意的是,用于EMC設(shè)計的信號帶寬與電子電路的性能設(shè)計的帶寬要求盡相同;同時,不能用信號重復(fù)周期倒數(shù)所計算的帶寬作為PCB的EMC設(shè)計帶寬。
多層PCB非常適合高集成度、高密度和高速電路的PCB設(shè)計使用。 MAX1415EWE+對高集成度和高密度布板,由于器件引腳極多且走線密度極高,為使得所有的信號線、電源、地能得到有效的連通,必須設(shè)置多于兩個的布線層(生產(chǎn)工藝決定必須為偶數(shù)層,如4層、6層、8層等)。
多層PCB可根據(jù)需要設(shè)置多個電源層和地線層。通常,電源層和地線層一般應(yīng)設(shè)置為內(nèi)部層,頂層和底層應(yīng)設(shè)置為布線層,以方便走線和元器件的表面貼裝。對中、高速電路板,電源層和地線層盡量設(shè)置在相鄰的兩層,以獲得較好的電源去耦效果。高速信號應(yīng)緊鄰地線層布線,中、低速信號線可靠近電源層布線。
在中、高速電路設(shè)計時,將單面或兩面電路板設(shè)計改為四層電路板設(shè)計,中間兩層為電源層和地線層的設(shè)計,這樣可以極大地改善和提高產(chǎn)品的電磁兼容性能。該設(shè)計可大大簡化降低產(chǎn)品的屏蔽和濾波要求,并可有效地減少PCB的尺寸。降低屏蔽和濾波要求所節(jié)省的成本足以補償PCB層數(shù)增加帶來的成本增加。
多層PCB非常適合高集成度、高密度和高速電路的PCB設(shè)計使用。對高集成度和高密度布板,由于器件引腳極多且走線密度極高,為使得所有的信號線、電源、地能得到有效的連通,必須設(shè)置多于兩個的布線層(生產(chǎn)工藝決定必須為偶數(shù)層,如4層、6層、8層等)。 多層PCB可根據(jù)需要設(shè)置多個電源層和地線層。通常,電源層和地線層一般應(yīng)設(shè)置為內(nèi)部層,頂層和底層應(yīng)設(shè)置為布線層,以方便走線和元器件的表面貼裝。
對中、高速電路板,電源層和地線層盡量設(shè)置在相鄰的兩層,以獲得較好的電源去耦效果。高速信號應(yīng)緊鄰地線層布線,中、低速信號線可靠近電源層布線。在中、高速電路設(shè)計時,將單面或兩面電路板設(shè)計改為四層電路板設(shè)計,中間兩層為電源層和地線層的設(shè)計,這樣可以極大地改善和提高產(chǎn)品的電磁兼容性能。
該設(shè)計可大大簡化降低產(chǎn)品的屏蔽和濾波要求,并可有效地減少PCB的尺寸。降低屏蔽和濾波要求所節(jié)省的成本足以補償PCB層數(shù)增加帶來的成本增加。在進行多層PCB設(shè)計時,首先要考慮的是信號帶寬和等效電路。需要注意的是,用于EMC設(shè)計的信號帶寬與電子電路的性能設(shè)計的帶寬要求不盡相同;同時,不能用信號重復(fù)周期倒數(shù)所計算的帶寬作為PCB的EMC設(shè)計帶寬。
精心的PCB走線設(shè)計可以在很大程度上減少走線阻抗造成的騷擾。當頻率超過數(shù)干赫茲時,導(dǎo)線的阻抗主要由導(dǎo)線的電感決定,細而長的回路走線呈現(xiàn)高電感(典型值為10nH凡m),其阻抗隨頻率增加而增加。減小走線電感有以下兩種方法。
(1)盡量減小走線的長度,如果條件允許,盡量增加走線的寬度。
(2)使回線盡量與信號線平行并靠近。
在進行多層PCB設(shè)計時,首先要考慮的是信號帶寬和等效電路。需要注意的是,用于EMC設(shè)計的信號帶寬與電子電路的性能設(shè)計的帶寬要求盡相同;同時,不能用信號重復(fù)周期倒數(shù)所計算的帶寬作為PCB的EMC設(shè)計帶寬。
熱門點擊
- 帶阻尼三極管
- CE101(25Hz~10kHz電源線傳導(dǎo)發(fā)
- 正偏是指PN結(jié)的P端電壓高于N端電壓
- 電阻器的降壓、限流、分流和分壓功能說明
- 多層PCB可根據(jù)需要設(shè)置多個電源層和地線層
- 用指針萬用表檢測瞬態(tài)電壓抑制二極管
- 根據(jù)電源產(chǎn)品傳導(dǎo)騷擾的原理和傳導(dǎo)騷擾測試的原
- 臺式+立式被測設(shè)備的布置
- 上升沿時間與信號高次諧波的幅度有非常大的關(guān)系
- 供一些有較大金屬外殼設(shè)各的串行口電路參考
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細]
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機器人技術(shù)結(jié)構(gòu)設(shè)計及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究