高速差分連接器
發(fā)布時(shí)間:2019/7/5 20:50:33 訪問次數(shù):594
高速差分連接器
1.特性阻抗
特性阻抗的測(cè)試按高速差分連接器相關(guān)的測(cè)試方法進(jìn)行,在測(cè)試過程中,制作相關(guān)測(cè)試夾具,以方便測(cè)試時(shí)能快速確認(rèn)被測(cè)樣品的近端和遠(yuǎn)端。 H5DU2562GTR-E3C
(1)將時(shí)域反射計(jì)與測(cè)試夾具的近端相連接。測(cè)試示波器阻抗反射曲線快速下降的時(shí)間,該時(shí)間為被測(cè)樣品的近端時(shí)間位置;
(2)將時(shí)域反射計(jì)與樣品相連拉,測(cè)試被測(cè)樣品傳輸延遲時(shí)間;
(3)將時(shí)域反射計(jì)與測(cè)試夾具的遠(yuǎn)端相連接。測(cè)試示波器阻抗反射曲線快速下降的時(shí)間,被測(cè)樣品的遠(yuǎn)端時(shí)間位置為被測(cè)樣品傳輸延遲時(shí)間減去該值。
高速差分連接器
1.特性阻抗
特性阻抗的測(cè)試按高速差分連接器相關(guān)的測(cè)試方法進(jìn)行,在測(cè)試過程中,制作相關(guān)測(cè)試夾具,以方便測(cè)試時(shí)能快速確認(rèn)被測(cè)樣品的近端和遠(yuǎn)端。 H5DU2562GTR-E3C
(1)將時(shí)域反射計(jì)與測(cè)試夾具的近端相連接。測(cè)試示波器阻抗反射曲線快速下降的時(shí)間,該時(shí)間為被測(cè)樣品的近端時(shí)間位置;
(2)將時(shí)域反射計(jì)與樣品相連拉,測(cè)試被測(cè)樣品傳輸延遲時(shí)間;
(3)將時(shí)域反射計(jì)與測(cè)試夾具的遠(yuǎn)端相連接。測(cè)試示波器阻抗反射曲線快速下降的時(shí)間,被測(cè)樣品的遠(yuǎn)端時(shí)間位置為被測(cè)樣品傳輸延遲時(shí)間減去該值。
熱門點(diǎn)擊
- 電容器的品質(zhì)因數(shù)用Q值表示
- 石英晶體諧振器基本結(jié)構(gòu)及工作原理
- 單邊通信
- 全局?jǐn)?shù)據(jù)通信的診斷
- 電子行業(yè)的強(qiáng)制標(biāo)準(zhǔn)代號(hào)為sJ
- 全局?jǐn)?shù)據(jù)通信
- 水塔水位控制
- S7-200的參數(shù)設(shè)置
- 智能從站負(fù)責(zé)處理該數(shù)據(jù)區(qū)與實(shí)際I/O之間的數(shù)
- 連接:(Connection)
推薦技術(shù)資料
- 循線機(jī)器人是機(jī)器人入門和
- 循線機(jī)器人是機(jī)器人入門和比賽最常用的控制方式,E48S... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究