DRichardHipp開(kāi)發(fā)的應(yīng)用于嵌入式系統(tǒng)的輕量級(jí)數(shù)據(jù)庫(kù)
發(fā)布時(shí)間:2021/12/14 23:42:02 訪問(wèn)次數(shù):380
高性能的VGA傳感器將Aptina完備監(jiān)控產(chǎn)品的種類(lèi)從模擬閉路電視傳感器解決方案擴(kuò)大到高清傳感器。
MT9V136圖像傳感器因應(yīng)了制造商生產(chǎn)多功能、高性能的監(jiān)控?cái)z像系統(tǒng)的成像需要。Aptina新推出的圖像傳感器系統(tǒng)整合了一些高級(jí)功能,例如有源像素設(shè)計(jì)、精密的圖像處理引擎,集成的NTSC/PAL編碼器,可編程現(xiàn)場(chǎng)顯示(OSD)功能以及高性能的閃存接口。
這些特色功能共同造就了一套采用單芯片設(shè)計(jì)方案的完備的閉路電視監(jiān)控?cái)z像系統(tǒng),以實(shí)現(xiàn)較低的物料清單(BOM)成本,減少組件數(shù)量,并降低功耗而不影響圖像質(zhì)量或低照度下的性能。
嵌入式操作系統(tǒng)是連接軟件和硬件的重要模塊,向上提供與應(yīng)用程序的接口,向下提供與硬件設(shè)備交互的接口。系統(tǒng)選用嵌入式Linux系統(tǒng)作為操作系統(tǒng),它既繼承了開(kāi)放的源代碼資源,又具有完善的軟件生態(tài)環(huán)境、資源的統(tǒng)一接口、優(yōu)異的可擴(kuò)展性等優(yōu)勢(shì)。
系統(tǒng)采用ARM-Linux平臺(tái),通過(guò)以太網(wǎng)進(jìn)行數(shù)據(jù)傳輸,以SQLite數(shù)據(jù)庫(kù)進(jìn)行數(shù)據(jù)記錄.
作為數(shù)據(jù)記錄的核心構(gòu)件,系統(tǒng)選用SQLite數(shù)據(jù)庫(kù)進(jìn)行運(yùn)行數(shù)據(jù)記錄。該數(shù)據(jù)庫(kù)是由DRichardHipp開(kāi)發(fā)的應(yīng)用于嵌入式系統(tǒng)的輕量級(jí)數(shù)據(jù)庫(kù),是應(yīng)用非常廣泛的開(kāi)源項(xiàng)目。
在Matlab/Simulink中進(jìn)行設(shè)計(jì)輸入。即在Matlab 的Simulink環(huán)境中建立一個(gè)mdl模型文件,用圖形方式調(diào)用 Altera DSP Builder和其他的Simulink庫(kù)中的圖形模塊,構(gòu)成 系統(tǒng)級(jí)或算法級(jí)設(shè)計(jì)框圖;
利用Simulink的圖形化仿真、分析功能。分析此設(shè) 計(jì)模型的正確性,完成模型仿真;
通過(guò)Signal Compiler把Simulink的模型文件(后綴 為.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言,VHDL文體后綴為.vhd)。 也是DSP Builder設(shè)計(jì)實(shí)現(xiàn)的關(guān)鍵一步;
對(duì)以上頂層設(shè)計(jì)產(chǎn)生的VHDL的RTL代碼和仿真文件進(jìn)行綜合、編譯適配以及仿真。
(素材來(lái)源:eccn和21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。特別感謝)
高性能的VGA傳感器將Aptina完備監(jiān)控產(chǎn)品的種類(lèi)從模擬閉路電視傳感器解決方案擴(kuò)大到高清傳感器。
MT9V136圖像傳感器因應(yīng)了制造商生產(chǎn)多功能、高性能的監(jiān)控?cái)z像系統(tǒng)的成像需要。Aptina新推出的圖像傳感器系統(tǒng)整合了一些高級(jí)功能,例如有源像素設(shè)計(jì)、精密的圖像處理引擎,集成的NTSC/PAL編碼器,可編程現(xiàn)場(chǎng)顯示(OSD)功能以及高性能的閃存接口。
這些特色功能共同造就了一套采用單芯片設(shè)計(jì)方案的完備的閉路電視監(jiān)控?cái)z像系統(tǒng),以實(shí)現(xiàn)較低的物料清單(BOM)成本,減少組件數(shù)量,并降低功耗而不影響圖像質(zhì)量或低照度下的性能。
嵌入式操作系統(tǒng)是連接軟件和硬件的重要模塊,向上提供與應(yīng)用程序的接口,向下提供與硬件設(shè)備交互的接口。系統(tǒng)選用嵌入式Linux系統(tǒng)作為操作系統(tǒng),它既繼承了開(kāi)放的源代碼資源,又具有完善的軟件生態(tài)環(huán)境、資源的統(tǒng)一接口、優(yōu)異的可擴(kuò)展性等優(yōu)勢(shì)。
系統(tǒng)采用ARM-Linux平臺(tái),通過(guò)以太網(wǎng)進(jìn)行數(shù)據(jù)傳輸,以SQLite數(shù)據(jù)庫(kù)進(jìn)行數(shù)據(jù)記錄.
作為數(shù)據(jù)記錄的核心構(gòu)件,系統(tǒng)選用SQLite數(shù)據(jù)庫(kù)進(jìn)行運(yùn)行數(shù)據(jù)記錄。該數(shù)據(jù)庫(kù)是由DRichardHipp開(kāi)發(fā)的應(yīng)用于嵌入式系統(tǒng)的輕量級(jí)數(shù)據(jù)庫(kù),是應(yīng)用非常廣泛的開(kāi)源項(xiàng)目。
在Matlab/Simulink中進(jìn)行設(shè)計(jì)輸入。即在Matlab 的Simulink環(huán)境中建立一個(gè)mdl模型文件,用圖形方式調(diào)用 Altera DSP Builder和其他的Simulink庫(kù)中的圖形模塊,構(gòu)成 系統(tǒng)級(jí)或算法級(jí)設(shè)計(jì)框圖;
利用Simulink的圖形化仿真、分析功能。分析此設(shè) 計(jì)模型的正確性,完成模型仿真;
通過(guò)Signal Compiler把Simulink的模型文件(后綴 為.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言,VHDL文體后綴為.vhd)。 也是DSP Builder設(shè)計(jì)實(shí)現(xiàn)的關(guān)鍵一步;
對(duì)以上頂層設(shè)計(jì)產(chǎn)生的VHDL的RTL代碼和仿真文件進(jìn)行綜合、編譯適配以及仿真。
(素材來(lái)源:eccn和21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。特別感謝)
熱門(mén)點(diǎn)擊
- 四線制SPI Flash接口(QSPI)新增
- ADA4807-1基準(zhǔn)電壓緩沖器可插拔銅和光
- Xnsafety系統(tǒng)級(jí)安全芯片架構(gòu)T系列為中
- 800V的瞬態(tài)電壓整流的主電源交流電轉(zhuǎn)換成1
- DRichardHipp開(kāi)發(fā)的應(yīng)用于嵌入式系
- 1N400X二極管頻率變低的冷數(shù)據(jù)占了全部數(shù)
- 測(cè)試負(fù)載電路板插入DUT的CEM連接器12.
- 片上64級(jí)數(shù)模轉(zhuǎn)換器少M(fèi)IMO功能在內(nèi)的低功
- 振蕩器與ADC參考電壓的精準(zhǔn)度8/12/16
- 智能動(dòng)態(tài)穩(wěn)幀技術(shù)通過(guò)溫度預(yù)測(cè)決策系統(tǒng)調(diào)配進(jìn)行
推薦技術(shù)資料
- 自制經(jīng)典的1875功放
- 平時(shí)我也經(jīng)常逛一些音響DIY論壇,發(fā)現(xiàn)有很多人喜歡LM... [詳細(xì)]
- 分立器件&無(wú)源元件選型及工作原
- 新一代“超越EUV”光刻系統(tǒng)參
- 最新品BAT激光器制造工藝設(shè)計(jì)
- 新款汽車(chē)SoC產(chǎn)品Malibo
- 新芯片品類(lèi)FPCU(現(xiàn)場(chǎng)可編程
- 電動(dòng)汽車(chē)動(dòng)力總成系統(tǒng)̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究