新型MP3解碼芯片VS1001K及其應用
發(fā)布時間:2008/5/26 0:00:00 訪問次數(shù):677
來源:國外電子元器件 作者:王 寧 孫達侖
摘要:vs1001k是芬蘭vlsi solution公司生產(chǎn)的新型mp3解碼芯片。該芯片內(nèi)含高質(zhì)量的立體聲數(shù)模轉(zhuǎn)換器(dac)和耳機驅(qū)動電路,支持pcm數(shù)據(jù)輸入。它還具有體積小、功耗低、接口簡單、價格便宜等優(yōu)點。文中介紹了vs1001k的引腳排列、內(nèi)部結構和主要特點。同時重點介紹了vs1001k的sci控制接口中各寄存器的功能和地址以及sdi數(shù)據(jù)接口的操作方法。最后給出了vs1001k的應用電路。
關鍵詞:mp3 編碼 播放器 vs1001k
1 引言
目前,internet網(wǎng)上和便攜式播放器所使用的mp3音頻數(shù)據(jù)壓縮方法已經(jīng)成為一種公認的行業(yè)標準了。這種方法以其壓縮率高、音質(zhì)好而迅速風靡全世界。但實際上,許多mp3播放器的核心就是一片mp3音頻解碼芯片。vs1001k是芬蘭vlsi solution公司推出的新型mp3解碼芯片。該芯片內(nèi)含高質(zhì)量的立體聲數(shù)模轉(zhuǎn)換器(dac)和耳機驅(qū)動電路,它支持pcm數(shù)據(jù)輸入,同時具有體積小、功耗低、接口簡單、價格便宜等優(yōu)點。因而有望成為新型mp3***的首選芯片。
2。觯螅保埃埃保氲墓δ芙Y構
2.1 vs1001k的引腳功能
vs1001k具有兩種封裝形式:分別為28腳soic雙列式和49腳bga球柵陣列式。圖1給出了28腳soic封裝的引腳排列圖。各引腳的具體功能說明如表1所列。
表1 vs1001k的引腳功能
引腳號
引腳名稱
功 能
1
dreq
數(shù)據(jù)請求端口
2
dclk
sdi時鐘信號輸入端
3
sdata
sdi數(shù)據(jù)輸入端
4
bsync
字節(jié)同步信號端
5,9,28
dvdd
數(shù)字電源
6,10,27
dgnd
數(shù)字地
7
xtalo
時鐘信號輸出
8
xtali
時鐘信號輸入
11
xcs
片選,低電平有效
12
sclk
sci時鐘輸入端
13
si
sci數(shù)據(jù)輸入端
14
so
sci數(shù)據(jù)輸出端
15~17
test0
備用測試端口
18,21,25
agnd
模擬地
19,23
avdd
模擬電源
20
right
右聲道音頻輸出
22
rcap
外接電容接入端
24
left
左聲道音頻輸出
26
xreset
電路復位端,低電平有效
表2 sci寄存器功能
寄存器名
地 址
類 型
功 能
mode
0x00
rw
用于控制vs1001k的操作
status
0x01
rw
當前vs1001k的狀態(tài)信息
int_fctlh
0x02
-
內(nèi)部寄存器,一般不用
clockf
0x03
rw
控制時鐘頻率和倍頻器
decode_time
0x04
r
確定解碼時間(單位為秒)
audata
0x05
r
聲音數(shù)據(jù)
wram
0x06
w
用于向程序ram寫入用戶程序
wramaddr
0x07
w
為wram操作設置基地址
hdat0
0x08
r
讀取mp3表頭數(shù)據(jù)
hdat1
0x09
r
讀取mp3表頭數(shù)據(jù)
a1addr
0x0a
rw
確定用戶應用程序的開始地址
vol
0x0b
rw
用于音量控制,高、低字節(jié)分別為左、右聲道。音量取值范圍為0~ff,0位最大,ff為最小
reserved
0x0c
-
保留
a1ctrl[0]
0x0d
rw
用于控制用戶應用程序
a1ctrl[1]
0x0e
rw
用于控制用戶應用程序2.2 vs1001k的內(nèi)部結構
vs1001k解碼芯片內(nèi)部集成有vs dsp處理器,同時它還集成有立體聲音頻dac、立體聲耳機放大驅(qū)動器、以及程序rom和程序ram等,此外,vs1001k還帶有串行的數(shù)據(jù)接口和控制接口。圖2是vs1001k的內(nèi)部結構原理框圖
來源:國外電子元器件 作者:王 寧 孫達侖
摘要:vs1001k是芬蘭vlsi solution公司生產(chǎn)的新型mp3解碼芯片。該芯片內(nèi)含高質(zhì)量的立體聲數(shù)模轉(zhuǎn)換器(dac)和耳機驅(qū)動電路,支持pcm數(shù)據(jù)輸入。它還具有體積小、功耗低、接口簡單、價格便宜等優(yōu)點。文中介紹了vs1001k的引腳排列、內(nèi)部結構和主要特點。同時重點介紹了vs1001k的sci控制接口中各寄存器的功能和地址以及sdi數(shù)據(jù)接口的操作方法。最后給出了vs1001k的應用電路。
關鍵詞:mp3 編碼 播放器 vs1001k
1 引言
目前,internet網(wǎng)上和便攜式播放器所使用的mp3音頻數(shù)據(jù)壓縮方法已經(jīng)成為一種公認的行業(yè)標準了。這種方法以其壓縮率高、音質(zhì)好而迅速風靡全世界。但實際上,許多mp3播放器的核心就是一片mp3音頻解碼芯片。vs1001k是芬蘭vlsi solution公司推出的新型mp3解碼芯片。該芯片內(nèi)含高質(zhì)量的立體聲數(shù)模轉(zhuǎn)換器(dac)和耳機驅(qū)動電路,它支持pcm數(shù)據(jù)輸入,同時具有體積小、功耗低、接口簡單、價格便宜等優(yōu)點。因而有望成為新型mp3***的首選芯片。
2。觯螅保埃埃保氲墓δ芙Y構
2.1 vs1001k的引腳功能
vs1001k具有兩種封裝形式:分別為28腳soic雙列式和49腳bga球柵陣列式。圖1給出了28腳soic封裝的引腳排列圖。各引腳的具體功能說明如表1所列。
表1 vs1001k的引腳功能
引腳號
引腳名稱
功 能
1
dreq
數(shù)據(jù)請求端口
2
dclk
sdi時鐘信號輸入端
3
sdata
sdi數(shù)據(jù)輸入端
4
bsync
字節(jié)同步信號端
5,9,28
dvdd
數(shù)字電源
6,10,27
dgnd
數(shù)字地
7
xtalo
時鐘信號輸出
8
xtali
時鐘信號輸入
11
xcs
片選,低電平有效
12
sclk
sci時鐘輸入端
13
si
sci數(shù)據(jù)輸入端
14
so
sci數(shù)據(jù)輸出端
15~17
test0
備用測試端口
18,21,25
agnd
模擬地
19,23
avdd
模擬電源
20
right
右聲道音頻輸出
22
rcap
外接電容接入端
24
left
左聲道音頻輸出
26
xreset
電路復位端,低電平有效
表2 sci寄存器功能
寄存器名
地 址
類 型
功 能
mode
0x00
rw
用于控制vs1001k的操作
status
0x01
rw
當前vs1001k的狀態(tài)信息
int_fctlh
0x02
-
內(nèi)部寄存器,一般不用
clockf
0x03
rw
控制時鐘頻率和倍頻器
decode_time
0x04
r
確定解碼時間(單位為秒)
audata
0x05
r
聲音數(shù)據(jù)
wram
0x06
w
用于向程序ram寫入用戶程序
wramaddr
0x07
w
為wram操作設置基地址
hdat0
0x08
r
讀取mp3表頭數(shù)據(jù)
hdat1
0x09
r
讀取mp3表頭數(shù)據(jù)
a1addr
0x0a
rw
確定用戶應用程序的開始地址
vol
0x0b
rw
用于音量控制,高、低字節(jié)分別為左、右聲道。音量取值范圍為0~ff,0位最大,ff為最小
reserved
0x0c
-
保留
a1ctrl[0]
0x0d
rw
用于控制用戶應用程序
a1ctrl[1]
0x0e
rw
用于控制用戶應用程序2.2 vs1001k的內(nèi)部結構
vs1001k解碼芯片內(nèi)部集成有vs dsp處理器,同時它還集成有立體聲音頻dac、立體聲耳機放大驅(qū)動器、以及程序rom和程序ram等,此外,vs1001k還帶有串行的數(shù)據(jù)接口和控制接口。圖2是vs1001k的內(nèi)部結構原理框圖
熱門點擊
- 多媒體PCI接口控制芯片SAA7146A及其
- 適于語音處理的SDA80D51芯片及其數(shù)字錄
- CD-ROM格式數(shù)據(jù)的軟解碼模塊設計
- 用AC4830xC和TCM38C17實現(xiàn)四路
- 新型數(shù)字CCD相機及其圖像數(shù)據(jù)傳輸卡設計
- Seaway采用TIDSP控制器平臺的創(chuàng)新代
- 新型MP3解碼芯片VS1001K及其應用
- 基于MC9S12DP256的轎車ABS/AS
- 采用AudioDJ技術的音頻播放芯片OZ16
- 語音識別在家電遙控器中的應用
推薦技術資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]