90nm時代值得認真關(guān)注的結(jié)構(gòu)化
發(fā)布時間:2007/8/15 0:00:00 訪問次數(shù):1693
90nm芯片的成本令人吃驚,更不用提65nm了。用戶在考慮下一代邏輯設(shè)計的結(jié)構(gòu)時,應(yīng)該仔細觀察結(jié)構(gòu)化ASIC的優(yōu)劣之處。
要點
結(jié)構(gòu)化 ASIC 市場尚未能產(chǎn)生巨額收入,但分析家稱它是復(fù)雜、中等批量設(shè)計的最佳選擇;
分析家表示,90 nm 硅工藝的成本以及 FPGA 的硬性極限將使結(jié)構(gòu)化 ASIC 市場在 2008 年超過 10 億美元大關(guān);
生產(chǎn)一片 90 nm ASIC 要花費 3 000萬至 5 000萬美元;
\結(jié)構(gòu)化 ASIC 的 NRE 為 0 至 25 萬美元,低至無工具成本,而周轉(zhuǎn)周期為數(shù)天至數(shù)周,因而與傳統(tǒng) ASIC相比, 工程成本和整體成本較低;
就批量而言,F(xiàn)PGA 是 2 萬片以下的正確選擇,結(jié)構(gòu)化 ASIC 則是 10 萬至 3 00萬片的正確選擇。而傳統(tǒng) ASIC 仍然是大于 3 00萬片的不二之選。
繼四年前 ASIC 廠商為了抗衡 FPGA 廠商蠶食市場份額而推出第一款結(jié)構(gòu)化 ASIC 器件后,結(jié)構(gòu)化 ASIC 市場已經(jīng)成為邏輯設(shè)計的一種普遍選擇。
分析家認為,結(jié)構(gòu)化 ASIC 市場在今天是一種可行的業(yè)務(wù),這個市場到 2008 年可能超過 10 億美元。那時隨著設(shè)計師增加 90 nm ASIC 設(shè)計的成本,最終會超出 FPGA 的極限。
分析家與結(jié)構(gòu)化 ASIC 供應(yīng)商們都在提出各種像樣的理由,力陳至少應(yīng)該在下一個 IC 設(shè)計項目中考慮采用結(jié)構(gòu)化構(gòu)造。但你要在評估 FPGA、結(jié)構(gòu)化 ASIC 和單元基 ASIC時,要從技術(shù)和商業(yè)角度考慮多種因素。
各家公司都以中等批量、中等價格推出結(jié)構(gòu)化 ASIC,這是快速周轉(zhuǎn)、可重編程、但低批量 FPGA 與高價、大批量、設(shè)計困難的單元基ASIC之間的縫隙市場。
結(jié)構(gòu)化器件與門陣列有類似之處。與門陣列相同的是,結(jié)構(gòu)化ASIC的特點是可設(shè)計層數(shù)有限(通常1 ~ 6層),低的工具成本和NRE成本,周轉(zhuǎn)時間從一天至數(shù)月。與門陣列一樣,硅片供應(yīng)商也要在預(yù)布線和預(yù)測試層時注意許多麻煩的物理設(shè)計效應(yīng)。大多數(shù)器件已經(jīng)預(yù)設(shè)計了時鐘樹。但結(jié)構(gòu)化ASIC器件有更多數(shù)量的較大可設(shè)計門,而且比起門陣列來,有更多的片上內(nèi)存。
一個可行的市場?
結(jié)構(gòu)化 ASIC 市場還沒有看到用戶廣泛采用的跡象,也尚未達到許多支持者預(yù)測的 3 億美元市場規(guī)模。Quicklogic 公司的CEO Tom hart 是 FPGA 支持者,他的看法更徹底:“結(jié)構(gòu)化 ASIC 是 ASIC 業(yè)務(wù)的回光返照,”而 Actel公司 總裁兼 CEO John East 則稱結(jié)構(gòu)化 ASIC“具有與 ASIC 相同的缺陷,而這就是使 ASIC 在過去20年將市場丟給可編程器件的原因!
然而,許多分析家不同意 Hart 和 East 對結(jié)構(gòu)化 ASIC 市場的評價,他們認為 FPGA、結(jié)構(gòu)化 ASIC 和單元基ASIC 各有獨特的功能,都會在邏輯器件市場上占有自己的一席之地。
Semico 研究公司高級 ASIC 和 SoC(單片系統(tǒng))分析師 Richard Wawrzyniak 說:“這不是誰能贏的問題。問題在于如何把特性與功能、功耗、面市時間以及成本最佳地結(jié)合起來,滿足你的要求!
宣傳
盡管結(jié)構(gòu)化 ASIC 市場在 2004年 的收入只是介于 8600 萬美元(iSuppli 數(shù)據(jù))到 2.09 億美元(In-Stat 數(shù)據(jù))之間,沒有達到以前預(yù)測的 3 億美元,但分析家稱該市場已經(jīng)顯露出上升的征兆(圖 1)。
據(jù)研究公司 IBS 預(yù)測,到 2007 年時,所有 ASIC 中有三分之一將采用結(jié)構(gòu)化 ASIC 構(gòu)成。Gartner公司 的研究副總裁和首席半導(dǎo)體分析師 Bryan Lewis 也基本同意他的觀點。
Lewis 說:“到 2008 年時,結(jié)構(gòu)化 ASIC 將在設(shè)計中占約三分之一,但收入仍低于整體 ASIC 市場的 10%。對結(jié)構(gòu)化 ASIC 來說,每個設(shè)計的典型收益約為 3 00萬或 4 00萬美元,而傳統(tǒng) ASIC的收益則基本為 5 00萬或 6 00萬美元!
Lewis 認為,2004 年價值 1.04 億美元的結(jié)構(gòu)化陣列市場到 2008 年時將達到 14.5 億美元,而設(shè)計也會從 2004 年的 181 個達到 2008 年的 1230 個。他確信,Altera公司 和 LSI Logic公司目前是結(jié)構(gòu)化 ASIC 市場的領(lǐng)導(dǎo)者。他說,除 Altera公司 以外,大多數(shù)結(jié)構(gòu)化 ASIC 供應(yīng)商在被問及收入時都三緘其口。他注意到,Altera公司 自報的 1900 萬美元收入來自 2004 年的 HardCopy 結(jié)構(gòu)系列。Altera公司 是唯一一家能夠提供出帶和定制數(shù)據(jù)的公司,如表 1。
Alain Bismuth 是 Altera 公司 HardCopy 產(chǎn)品部副總裁,他說去年以來,公司 HardCopy 產(chǎn)品的客戶已經(jīng)從 20 個增加到 30 個,2003年 開始的設(shè)計有 12 個,而 2004 年是 20 個。在 2005 年,該公司已將產(chǎn)量翻倍,以滿足對結(jié)構(gòu)化 ASIC 的增長需求。
Bismuth 說:“我們高興地看到 2004 年里每周都有一次出帶,現(xiàn)在進入了 2005 年,我們決定將產(chǎn)量翻番。這意味著我們現(xiàn)在可以滿足每年 100 次出帶需求,這樣就可以支持所有市場區(qū)段的增長!
Fujitsu 微電子公司 ASIC 營銷經(jīng)理 Simone Shaghafi 表示,F(xiàn)ujitsu 客戶也對該公司的結(jié)構(gòu)化 ASIC 系列產(chǎn)品表現(xiàn)出越來越濃厚的興趣。
Shaghafi 說:“過去6個月來,我們收到的查詢請求中超過 70% 是針對結(jié)構(gòu)化 ASIC的!彼蚕 Bismuth 一樣提到客戶對結(jié)構(gòu)化
90nm芯片的成本令人吃驚,更不用提65nm了。用戶在考慮下一代邏輯設(shè)計的結(jié)構(gòu)時,應(yīng)該仔細觀察結(jié)構(gòu)化ASIC的優(yōu)劣之處。
要點
結(jié)構(gòu)化 ASIC 市場尚未能產(chǎn)生巨額收入,但分析家稱它是復(fù)雜、中等批量設(shè)計的最佳選擇;
分析家表示,90 nm 硅工藝的成本以及 FPGA 的硬性極限將使結(jié)構(gòu)化 ASIC 市場在 2008 年超過 10 億美元大關(guān);
生產(chǎn)一片 90 nm ASIC 要花費 3 000萬至 5 000萬美元;
\結(jié)構(gòu)化 ASIC 的 NRE 為 0 至 25 萬美元,低至無工具成本,而周轉(zhuǎn)周期為數(shù)天至數(shù)周,因而與傳統(tǒng) ASIC相比, 工程成本和整體成本較低;
就批量而言,F(xiàn)PGA 是 2 萬片以下的正確選擇,結(jié)構(gòu)化 ASIC 則是 10 萬至 3 00萬片的正確選擇。而傳統(tǒng) ASIC 仍然是大于 3 00萬片的不二之選。
繼四年前 ASIC 廠商為了抗衡 FPGA 廠商蠶食市場份額而推出第一款結(jié)構(gòu)化 ASIC 器件后,結(jié)構(gòu)化 ASIC 市場已經(jīng)成為邏輯設(shè)計的一種普遍選擇。
分析家認為,結(jié)構(gòu)化 ASIC 市場在今天是一種可行的業(yè)務(wù),這個市場到 2008 年可能超過 10 億美元。那時隨著設(shè)計師增加 90 nm ASIC 設(shè)計的成本,最終會超出 FPGA 的極限。
分析家與結(jié)構(gòu)化 ASIC 供應(yīng)商們都在提出各種像樣的理由,力陳至少應(yīng)該在下一個 IC 設(shè)計項目中考慮采用結(jié)構(gòu)化構(gòu)造。但你要在評估 FPGA、結(jié)構(gòu)化 ASIC 和單元基 ASIC時,要從技術(shù)和商業(yè)角度考慮多種因素。
各家公司都以中等批量、中等價格推出結(jié)構(gòu)化 ASIC,這是快速周轉(zhuǎn)、可重編程、但低批量 FPGA 與高價、大批量、設(shè)計困難的單元基ASIC之間的縫隙市場。
結(jié)構(gòu)化器件與門陣列有類似之處。與門陣列相同的是,結(jié)構(gòu)化ASIC的特點是可設(shè)計層數(shù)有限(通常1 ~ 6層),低的工具成本和NRE成本,周轉(zhuǎn)時間從一天至數(shù)月。與門陣列一樣,硅片供應(yīng)商也要在預(yù)布線和預(yù)測試層時注意許多麻煩的物理設(shè)計效應(yīng)。大多數(shù)器件已經(jīng)預(yù)設(shè)計了時鐘樹。但結(jié)構(gòu)化ASIC器件有更多數(shù)量的較大可設(shè)計門,而且比起門陣列來,有更多的片上內(nèi)存。
一個可行的市場?
結(jié)構(gòu)化 ASIC 市場還沒有看到用戶廣泛采用的跡象,也尚未達到許多支持者預(yù)測的 3 億美元市場規(guī)模。Quicklogic 公司的CEO Tom hart 是 FPGA 支持者,他的看法更徹底:“結(jié)構(gòu)化 ASIC 是 ASIC 業(yè)務(wù)的回光返照,”而 Actel公司 總裁兼 CEO John East 則稱結(jié)構(gòu)化 ASIC“具有與 ASIC 相同的缺陷,而這就是使 ASIC 在過去20年將市場丟給可編程器件的原因!
然而,許多分析家不同意 Hart 和 East 對結(jié)構(gòu)化 ASIC 市場的評價,他們認為 FPGA、結(jié)構(gòu)化 ASIC 和單元基ASIC 各有獨特的功能,都會在邏輯器件市場上占有自己的一席之地。
Semico 研究公司高級 ASIC 和 SoC(單片系統(tǒng))分析師 Richard Wawrzyniak 說:“這不是誰能贏的問題。問題在于如何把特性與功能、功耗、面市時間以及成本最佳地結(jié)合起來,滿足你的要求!
宣傳
盡管結(jié)構(gòu)化 ASIC 市場在 2004年 的收入只是介于 8600 萬美元(iSuppli 數(shù)據(jù))到 2.09 億美元(In-Stat 數(shù)據(jù))之間,沒有達到以前預(yù)測的 3 億美元,但分析家稱該市場已經(jīng)顯露出上升的征兆(圖 1)。
據(jù)研究公司 IBS 預(yù)測,到 2007 年時,所有 ASIC 中有三分之一將采用結(jié)構(gòu)化 ASIC 構(gòu)成。Gartner公司 的研究副總裁和首席半導(dǎo)體分析師 Bryan Lewis 也基本同意他的觀點。
Lewis 說:“到 2008 年時,結(jié)構(gòu)化 ASIC 將在設(shè)計中占約三分之一,但收入仍低于整體 ASIC 市場的 10%。對結(jié)構(gòu)化 ASIC 來說,每個設(shè)計的典型收益約為 3 00萬或 4 00萬美元,而傳統(tǒng) ASIC的收益則基本為 5 00萬或 6 00萬美元!
Lewis 認為,2004 年價值 1.04 億美元的結(jié)構(gòu)化陣列市場到 2008 年時將達到 14.5 億美元,而設(shè)計也會從 2004 年的 181 個達到 2008 年的 1230 個。他確信,Altera公司 和 LSI Logic公司目前是結(jié)構(gòu)化 ASIC 市場的領(lǐng)導(dǎo)者。他說,除 Altera公司 以外,大多數(shù)結(jié)構(gòu)化 ASIC 供應(yīng)商在被問及收入時都三緘其口。他注意到,Altera公司 自報的 1900 萬美元收入來自 2004 年的 HardCopy 結(jié)構(gòu)系列。Altera公司 是唯一一家能夠提供出帶和定制數(shù)據(jù)的公司,如表 1。
Alain Bismuth 是 Altera 公司 HardCopy 產(chǎn)品部副總裁,他說去年以來,公司 HardCopy 產(chǎn)品的客戶已經(jīng)從 20 個增加到 30 個,2003年 開始的設(shè)計有 12 個,而 2004 年是 20 個。在 2005 年,該公司已將產(chǎn)量翻倍,以滿足對結(jié)構(gòu)化 ASIC 的增長需求。
Bismuth 說:“我們高興地看到 2004 年里每周都有一次出帶,現(xiàn)在進入了 2005 年,我們決定將產(chǎn)量翻番。這意味著我們現(xiàn)在可以滿足每年 100 次出帶需求,這樣就可以支持所有市場區(qū)段的增長。”
Fujitsu 微電子公司 ASIC 營銷經(jīng)理 Simone Shaghafi 表示,F(xiàn)ujitsu 客戶也對該公司的結(jié)構(gòu)化 ASIC 系列產(chǎn)品表現(xiàn)出越來越濃厚的興趣。
Shaghafi 說:“過去6個月來,我們收到的查詢請求中超過 70% 是針對結(jié)構(gòu)化 ASIC的!彼蚕 Bismuth 一樣提到客戶對結(jié)構(gòu)化
熱門點擊
- 24位模數(shù)轉(zhuǎn)換器AD7713及其應(yīng)用
- 電壓/頻率和頻率/電壓轉(zhuǎn)換器VF320
- 12位并行模/數(shù)轉(zhuǎn)換芯片AD1674及其應(yīng)用
- 廉價隔離型高精度D/A轉(zhuǎn)換器
- Straix器件在DVB-T調(diào)制器中的應(yīng)用
- 八通道24位微功耗無延時△-∑模數(shù)轉(zhuǎn)換LTC
- 一種基于AT89C1051/2051的低成本
- 高性能∑-Δ ADC的原理及應(yīng)用
- 高速A/D轉(zhuǎn)換器TLC5540及其應(yīng)用
- 運放型號簡介
推薦技術(shù)資料
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究