邏輯分析儀
發(fā)布時(shí)間:2011/9/23 9:24:32 訪問次數(shù):3228
1.功能 M1661S
邏輯分析儀( Logic Analyzer)是數(shù)據(jù)域測試的重要儀器,它可以同時(shí)觀察、記錄和顯示多路邏輯信號(hào)的波形,是示波器無法替代的專用邏輯功能測試儀器,是分析和測試復(fù)雜數(shù)字電路的重要工具。邏輯分析儀的圖標(biāo)和面板如圖4.34所示。
2.使用方法
(1)連接。圖標(biāo)右側(cè)從上至下16個(gè)端口時(shí)邏輯分析儀的輸入信號(hào)端口,使用時(shí)連接到電路的測量點(diǎn),圖標(biāo)下部也有3個(gè)輸入端,C是外時(shí)鐘輸入端,Q是時(shí)鐘控制輸入端,T是觸發(fā)控制輸入端,這三個(gè)輸入端主要用來控制顯示波形的同步信號(hào)的特性。
(2)操作。如圖4.34所示,邏輯分析儀的面板分為波形顯示區(qū)、仿真控制區(qū)、數(shù)據(jù)顯示區(qū)、Clock區(qū)和Trigger區(qū)等幾部分。
①波形顯示區(qū)。最左側(cè)16個(gè)小圓圈代表16個(gè)輸入端,小圓圈內(nèi)以0或1符號(hào)實(shí)時(shí)顯示各路輸入邏輯信號(hào)的當(dāng)前值。被采集的16路輸入信號(hào)以方波形式顯示在屏幕上,改變輸入信號(hào)連接導(dǎo)線的顏色時(shí),顯示波形的顏色也立即改變。
②仿真控制區(qū)!癝top”按鈕位為停止仿真,“Reset”按鈕為邏輯分析儀復(fù)位并清除顯示波形。
③數(shù)據(jù)顯示區(qū)。左窗口位時(shí)間窗口,“Tl”為1號(hào)游標(biāo)誒數(shù)所處時(shí)間位置,“T2”為2號(hào)游標(biāo)讀數(shù)所處時(shí)間位置,“T2-Tl”為1號(hào)和2號(hào)游標(biāo)之間的時(shí)間差值。右窗口為讀數(shù)窗口,上面為1號(hào)游標(biāo)讀數(shù)窗口,下面為2號(hào)游標(biāo)讀數(shù)窗口,讀數(shù)為4位十六進(jìn)制數(shù)。
④Clock區(qū)。包括Clock/Div欄及“Set”按鈕。Clock/Div欄用于設(shè)置在波形顯示區(qū)中每個(gè)水平刻度顯示的時(shí)鐘脈沖數(shù)。“Set”按鈕用于設(shè)置時(shí)鐘脈沖,按該按鈕后會(huì)出現(xiàn)“ClockSetup”對話框,如圖4.35所示!癈lock edge”表示選擇在時(shí)鐘的上升沿(Positive)或下降沿( Negative)采樣!癈lock mode”表示選擇內(nèi)部時(shí)鐘(Internal)或外部時(shí)鐘(Extemal)!癈lock qualifier”表示時(shí)鐘限制,該位設(shè)置為1,表示時(shí)鐘控制輸入為1時(shí)開放時(shí)鐘,邏輯分析儀可以進(jìn)行波形采集;若該位設(shè)置為O,表示時(shí)鐘控制輸入為0時(shí)開放時(shí)鐘;若該位設(shè)置為x,表示時(shí)鐘總是開放,不受時(shí)鐘控制輸入的限制。
⑤Trigger區(qū)。設(shè)置觸發(fā)方式,單擊“Set”按鈕,出現(xiàn)如圖4.36所示對話框。對話框中有A、B、C三個(gè)觸發(fā)字,其識(shí)別方式可以通過“Trigger combinations”進(jìn)行選擇。
1.功能 M1661S
邏輯分析儀( Logic Analyzer)是數(shù)據(jù)域測試的重要儀器,它可以同時(shí)觀察、記錄和顯示多路邏輯信號(hào)的波形,是示波器無法替代的專用邏輯功能測試儀器,是分析和測試復(fù)雜數(shù)字電路的重要工具。邏輯分析儀的圖標(biāo)和面板如圖4.34所示。
2.使用方法
(1)連接。圖標(biāo)右側(cè)從上至下16個(gè)端口時(shí)邏輯分析儀的輸入信號(hào)端口,使用時(shí)連接到電路的測量點(diǎn),圖標(biāo)下部也有3個(gè)輸入端,C是外時(shí)鐘輸入端,Q是時(shí)鐘控制輸入端,T是觸發(fā)控制輸入端,這三個(gè)輸入端主要用來控制顯示波形的同步信號(hào)的特性。
(2)操作。如圖4.34所示,邏輯分析儀的面板分為波形顯示區(qū)、仿真控制區(qū)、數(shù)據(jù)顯示區(qū)、Clock區(qū)和Trigger區(qū)等幾部分。
①波形顯示區(qū)。最左側(cè)16個(gè)小圓圈代表16個(gè)輸入端,小圓圈內(nèi)以0或1符號(hào)實(shí)時(shí)顯示各路輸入邏輯信號(hào)的當(dāng)前值。被采集的16路輸入信號(hào)以方波形式顯示在屏幕上,改變輸入信號(hào)連接導(dǎo)線的顏色時(shí),顯示波形的顏色也立即改變。
②仿真控制區(qū)!癝top”按鈕位為停止仿真,“Reset”按鈕為邏輯分析儀復(fù)位并清除顯示波形。
③數(shù)據(jù)顯示區(qū)。左窗口位時(shí)間窗口,“Tl”為1號(hào)游標(biāo)誒數(shù)所處時(shí)間位置,“T2”為2號(hào)游標(biāo)讀數(shù)所處時(shí)間位置,“T2-Tl”為1號(hào)和2號(hào)游標(biāo)之間的時(shí)間差值。右窗口為讀數(shù)窗口,上面為1號(hào)游標(biāo)讀數(shù)窗口,下面為2號(hào)游標(biāo)讀數(shù)窗口,讀數(shù)為4位十六進(jìn)制數(shù)。
④Clock區(qū)。包括Clock/Div欄及“Set”按鈕。Clock/Div欄用于設(shè)置在波形顯示區(qū)中每個(gè)水平刻度顯示的時(shí)鐘脈沖數(shù)。“Set”按鈕用于設(shè)置時(shí)鐘脈沖,按該按鈕后會(huì)出現(xiàn)“ClockSetup”對話框,如圖4.35所示!癈lock edge”表示選擇在時(shí)鐘的上升沿(Positive)或下降沿( Negative)采樣!癈lock mode”表示選擇內(nèi)部時(shí)鐘(Internal)或外部時(shí)鐘(Extemal)!癈lock qualifier”表示時(shí)鐘限制,該位設(shè)置為1,表示時(shí)鐘控制輸入為1時(shí)開放時(shí)鐘,邏輯分析儀可以進(jìn)行波形采集;若該位設(shè)置為O,表示時(shí)鐘控制輸入為0時(shí)開放時(shí)鐘;若該位設(shè)置為x,表示時(shí)鐘總是開放,不受時(shí)鐘控制輸入的限制。
⑤Trigger區(qū)。設(shè)置觸發(fā)方式,單擊“Set”按鈕,出現(xiàn)如圖4.36所示對話框。對話框中有A、B、C三個(gè)觸發(fā)字,其識(shí)別方式可以通過“Trigger combinations”進(jìn)行選擇。
上一篇:字信號(hào)發(fā)生器
上一篇:邏輯轉(zhuǎn)換儀
熱門點(diǎn)擊
- 常見熱敏電阻器及其圖形符號(hào)
- 數(shù)字電路基礎(chǔ)知識(shí)
- 測量誤差主要來源
- 調(diào)幅收音機(jī)組成方框圖
- 三極管外形特征和電路符號(hào)識(shí)圖信息
- 電阻器的圖形符號(hào)及單位
- 功率放大電路的工作狀態(tài)有幾種?
- 二極管電路符號(hào)識(shí)圖信息和基本工作原理
- 指針萬用表面板介紹
- 接插件的分類和幾種常用接插件
推薦技術(shù)資料
- FU-19推挽功放制作
- FU-19是國產(chǎn)大功率發(fā)射雙四極功率電二管,EPL20... [詳細(xì)]
- 新品4MP圖像傳感器̴
- 高性能SoC智能傳感芯片技術(shù)設(shè)
- 分立器件&無源元件選型參數(shù)技術(shù)
- SRAM存算一體芯片發(fā)展趨勢及市場應(yīng)用
- 大功率雙向 48 V-12 V DC/D C
- 單速率(Single Rate
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究