本章小結(jié)
發(fā)布時(shí)間:2012/2/15 21:09:32 訪問(wèn)次數(shù):1116
1.在數(shù)字邏輯電路中,任何復(fù)雜的邏輯電路都是由與門、或門和非門等基本邏輯門電路組成的。由這三種最基本的門電路又可以構(gòu)成與非門、或非門、異或門和異或非門等。RHF1201KSO1
2.分立元件門電路是由分立的半導(dǎo)體二極管、三極管和MOS管以及電阻等元件組成的門電路。分立元件門電路有二極管與門、或門和三極管非門、MOS管非門以及由它們構(gòu)成的復(fù)合門,如與非門、或非門、異或門和異或非門等。
3.TTL門電路是三極管一三極管邏輯門電路、,它是把電路元件都制作在同一塊硅片上的電路。TTL門電路具有負(fù)載能力強(qiáng)、抗干擾能力強(qiáng)和轉(zhuǎn)換速度高等優(yōu)點(diǎn)。
4.TTL門電路是基本邏輯單元,是構(gòu)成各種TTL集成電路的基礎(chǔ)。實(shí)際生產(chǎn)的TTL集成電路種類多,品種全,應(yīng)用廣泛。TTL與非門電路因開(kāi)關(guān)速度快、抗干擾能力強(qiáng)等特點(diǎn),在數(shù)字電路中得到比較廣泛的應(yīng)用。
5.CMOS門電路由于具有集成度高、制造工藝簡(jiǎn)單、功耗很低、輸入阻抗高等特點(diǎn),在數(shù)字電路中得到極為廣泛的應(yīng)用。
6.CMOS門電路由于采用了NMOS管和PMOS管互補(bǔ)式電路,功耗極低,負(fù)載能力極強(qiáng),因此在要求速度不高的情況下優(yōu)越性就更加明顯。使用CMOS門電路時(shí),應(yīng)牢記其使用注意事項(xiàng),謹(jǐn)防靜電感應(yīng)擊穿。
7.組合邏輯電路的特點(diǎn)是:在任何時(shí)刻的輸出只取決于當(dāng)時(shí)的輸入信號(hào),而與電路原來(lái)所處的狀態(tài)無(wú)關(guān)。實(shí)現(xiàn)組合電路的基礎(chǔ)是邏輯代數(shù)和門電踣,真值表是分析和應(yīng)用各種邏輯電路的依據(jù)。
8.組合邏輯電路的邏輯功能可用邏輯圖、真值表、邏輯表達(dá)式、卡諾圖和波形圖五種方法來(lái)描述,它們?cè)诒举|(zhì)上是相通的,可以互相轉(zhuǎn)換。其中由邏輯圖到真值表及由真值表到邏輯圖的轉(zhuǎn)換最為重要。這是因?yàn)榻M合電路的分析,實(shí)際上就是由邏輯圖到真值表的轉(zhuǎn)換,而組合電路的設(shè)計(jì),在得出真值表后,其余就是由真值表到邏輯圖的轉(zhuǎn)換。
9.運(yùn)用門電路設(shè)計(jì)組合電路的大致步驟是:
列出真值表一寫出邏輯表達(dá)式或畫出卡諾圖一邏輯表達(dá)式化簡(jiǎn)和變換一畫出邏輯圖。
在許多情況下,如用中、大規(guī)模集成電路來(lái)實(shí)現(xiàn)組合函數(shù),可以取得事半功倍的效果。
10.具體的組合電路種類非常多,常用的組合電路有加法器、數(shù)值比較器、編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)據(jù)分配器等,這些組合電路都已制作成集成電路,必須熟悉它們的邏輯功能才能靈活應(yīng)用。
1.在數(shù)字邏輯電路中,任何復(fù)雜的邏輯電路都是由與門、或門和非門等基本邏輯門電路組成的。由這三種最基本的門電路又可以構(gòu)成與非門、或非門、異或門和異或非門等。RHF1201KSO1
2.分立元件門電路是由分立的半導(dǎo)體二極管、三極管和MOS管以及電阻等元件組成的門電路。分立元件門電路有二極管與門、或門和三極管非門、MOS管非門以及由它們構(gòu)成的復(fù)合門,如與非門、或非門、異或門和異或非門等。
3.TTL門電路是三極管一三極管邏輯門電路、,它是把電路元件都制作在同一塊硅片上的電路。TTL門電路具有負(fù)載能力強(qiáng)、抗干擾能力強(qiáng)和轉(zhuǎn)換速度高等優(yōu)點(diǎn)。
4.TTL門電路是基本邏輯單元,是構(gòu)成各種TTL集成電路的基礎(chǔ)。實(shí)際生產(chǎn)的TTL集成電路種類多,品種全,應(yīng)用廣泛。TTL與非門電路因開(kāi)關(guān)速度快、抗干擾能力強(qiáng)等特點(diǎn),在數(shù)字電路中得到比較廣泛的應(yīng)用。
5.CMOS門電路由于具有集成度高、制造工藝簡(jiǎn)單、功耗很低、輸入阻抗高等特點(diǎn),在數(shù)字電路中得到極為廣泛的應(yīng)用。
6.CMOS門電路由于采用了NMOS管和PMOS管互補(bǔ)式電路,功耗極低,負(fù)載能力極強(qiáng),因此在要求速度不高的情況下優(yōu)越性就更加明顯。使用CMOS門電路時(shí),應(yīng)牢記其使用注意事項(xiàng),謹(jǐn)防靜電感應(yīng)擊穿。
7.組合邏輯電路的特點(diǎn)是:在任何時(shí)刻的輸出只取決于當(dāng)時(shí)的輸入信號(hào),而與電路原來(lái)所處的狀態(tài)無(wú)關(guān)。實(shí)現(xiàn)組合電路的基礎(chǔ)是邏輯代數(shù)和門電踣,真值表是分析和應(yīng)用各種邏輯電路的依據(jù)。
8.組合邏輯電路的邏輯功能可用邏輯圖、真值表、邏輯表達(dá)式、卡諾圖和波形圖五種方法來(lái)描述,它們?cè)诒举|(zhì)上是相通的,可以互相轉(zhuǎn)換。其中由邏輯圖到真值表及由真值表到邏輯圖的轉(zhuǎn)換最為重要。這是因?yàn)榻M合電路的分析,實(shí)際上就是由邏輯圖到真值表的轉(zhuǎn)換,而組合電路的設(shè)計(jì),在得出真值表后,其余就是由真值表到邏輯圖的轉(zhuǎn)換。
9.運(yùn)用門電路設(shè)計(jì)組合電路的大致步驟是:
列出真值表一寫出邏輯表達(dá)式或畫出卡諾圖一邏輯表達(dá)式化簡(jiǎn)和變換一畫出邏輯圖。
在許多情況下,如用中、大規(guī)模集成電路來(lái)實(shí)現(xiàn)組合函數(shù),可以取得事半功倍的效果。
10.具體的組合電路種類非常多,常用的組合電路有加法器、數(shù)值比較器、編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)據(jù)分配器等,這些組合電路都已制作成集成電路,必須熟悉它們的邏輯功能才能靈活應(yīng)用。
上一篇:基本RS觸發(fā)器
上一篇:基本RS觸發(fā)器的特性表
熱門點(diǎn)擊
- 七段數(shù)字顯示譯碼器
- N溝道增強(qiáng)型MOS管的特性曲線
- 用555定時(shí)器組成單穩(wěn)態(tài)觸發(fā)器
- 壓敏電阻器外形特征和電路圖形符號(hào)
- 面包板
- 手工蝕刻法的工藝過(guò)程
- 用毫伏表測(cè)量以上正弦波電壓
- 主從觸發(fā)器
- 集成運(yùn)算放大器簡(jiǎn)介
- 集成電路的外形特征和圖形符號(hào)
推薦技術(shù)資料
- 按鈕與燈的互動(dòng)實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]
- 新品4MP圖像傳感器̴
- 高性能SoC智能傳感芯片技術(shù)設(shè)
- 分立器件&無(wú)源元件選型參數(shù)技術(shù)
- SRAM存算一體芯片發(fā)展趨勢(shì)及市場(chǎng)應(yīng)用
- 大功率雙向 48 V-12 V DC/D C
- 單速率(Single Rate
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究