Blackfin處理器的時(shí)鐘頻率控制
發(fā)布時(shí)間:2012/2/21 19:33:39 訪問次數(shù):2192
如表2. 18所示,在Blackfin處理器中,降低系統(tǒng)時(shí)鐘頻率可以有效降低系統(tǒng)功耗。例如,Blackfin處理器ADSP- BF533通過外部時(shí)鐘輸入引腳CLKIN接收外部時(shí)鐘源(10~40MHz)的時(shí)鐘輸入,再通過鎖相環(huán)( PLL),電路模塊產(chǎn)生內(nèi)核時(shí)鐘(CCLK)和系統(tǒng)時(shí)鐘(SCLK),通過設(shè)置PLL相關(guān)寄存器實(shí)現(xiàn)對CCLK和SCLK的頻率控制‘拇1。時(shí)鐘頻率設(shè)置框圖如圖2.30所示。CGY
CCLK和SCLK均由VCO(壓控振蕩器)輸出的時(shí)鐘分頻后得到。VCO輸出時(shí)鐘頻率由PI_,L控制寄存器(PLL_CTL)設(shè)置,CCLK和SCLK對VCO的分頻因子由PLL分頻寄存器( PLL_DIV)設(shè)置。需要注意的是,VCO最小輸出時(shí)鐘頻率為50MHz,最大輸出頻率為內(nèi)核時(shí)鐘CCLK頻率的最大值。對于ADSP- BF533,CCLK最大值為600MHz,而ADSP- BF532 /531的CCLK最大值為400MHz。所以VCO輸出頻率不應(yīng)超出50MHz~CCLK。
用戶可以通過設(shè)置PLL分頻寄存器PLL_DIV中的CSEL(PLL_DIV的4~5位)確定CCLK,通過設(shè)置SSEL(PLL_DIV的0~3位)確定SCLK。
由于SCLK頻率不能高于CCLK的頻率,所以在對SSEL參數(shù)設(shè)置時(shí),需要確定當(dāng)前CCLK的頻率。假設(shè)外部時(shí)鐘輸入CLKIN=27MHz,將CCLK設(shè)置為594MHz (27×22),SCLK設(shè)置為11818MHz (594 /5)。
如表2. 18所示,在Blackfin處理器中,降低系統(tǒng)時(shí)鐘頻率可以有效降低系統(tǒng)功耗。例如,Blackfin處理器ADSP- BF533通過外部時(shí)鐘輸入引腳CLKIN接收外部時(shí)鐘源(10~40MHz)的時(shí)鐘輸入,再通過鎖相環(huán)( PLL),電路模塊產(chǎn)生內(nèi)核時(shí)鐘(CCLK)和系統(tǒng)時(shí)鐘(SCLK),通過設(shè)置PLL相關(guān)寄存器實(shí)現(xiàn)對CCLK和SCLK的頻率控制‘拇1。時(shí)鐘頻率設(shè)置框圖如圖2.30所示。CGY
CCLK和SCLK均由VCO(壓控振蕩器)輸出的時(shí)鐘分頻后得到。VCO輸出時(shí)鐘頻率由PI_,L控制寄存器(PLL_CTL)設(shè)置,CCLK和SCLK對VCO的分頻因子由PLL分頻寄存器( PLL_DIV)設(shè)置。需要注意的是,VCO最小輸出時(shí)鐘頻率為50MHz,最大輸出頻率為內(nèi)核時(shí)鐘CCLK頻率的最大值。對于ADSP- BF533,CCLK最大值為600MHz,而ADSP- BF532 /531的CCLK最大值為400MHz。所以VCO輸出頻率不應(yīng)超出50MHz~CCLK。
用戶可以通過設(shè)置PLL分頻寄存器PLL_DIV中的CSEL(PLL_DIV的4~5位)確定CCLK,通過設(shè)置SSEL(PLL_DIV的0~3位)確定SCLK。
由于SCLK頻率不能高于CCLK的頻率,所以在對SSEL參數(shù)設(shè)置時(shí),需要確定當(dāng)前CCLK的頻率。假設(shè)外部時(shí)鐘輸入CLKIN=27MHz,將CCLK設(shè)置為594MHz (27×22),SCLK設(shè)置為11818MHz (594 /5)。
熱門點(diǎn)擊
- 二極管開關(guān)電路
- 發(fā)光二極管主要特性
- 雙管推挽式振蕩器電路
- 觸發(fā)源選擇
- 頻壓法LED頻譜式電平指示器
- 集成運(yùn)算放大器及其應(yīng)用
- 磁頭種類
- 三極管電流放大和控制特性
- 引腳作用
- 信號輸入引腳和信號輸出
推薦技術(shù)資料
- 中國傳媒大學(xué)傳媒博物館開
- 傳媒博物館開館儀式隆童舉行。教育都i國家廣電總局等部門... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究