隆額設(shè)計(jì)
發(fā)布時(shí)間:2012/4/24 19:36:49 訪問(wèn)次數(shù):1002
降額設(shè)計(jì)主要指組成混合集成電路的CY2305CSXC-1HT電子元器件的降額(亦稱減額)使用,降額設(shè)計(jì)就是電子元器件工作時(shí)承受的工作應(yīng)力適當(dāng)?shù)陀谄漕~定值或經(jīng)證明的能力,從而達(dá)到降低故障率,提高使用可靠性的目的。通過(guò)降額,電子元器件的工作應(yīng)力水平和能夠承受的最大應(yīng)力水平之間的間距加大丁,對(duì)于使用中未能預(yù)見(jiàn)到的異,F(xiàn)象的防護(hù)能力加強(qiáng)了,進(jìn)而提高了系統(tǒng)的可靠性。
電子元器件的降額量值是系統(tǒng)的可靠性要求與其成本、性能之間的一個(gè)均衡折中。每種電子元器件都有其最佳的降額范圍,在該范圍內(nèi)的降額對(duì)失效率有顯著改善,且設(shè)計(jì)上易于實(shí)施,又不致使成本過(guò)度增加。過(guò)度的降額并無(wú)益處,一是可能會(huì)導(dǎo)致電路成本、重量、體積以及復(fù)雜度增加而得不償失,二是有些電子元器件過(guò)度降額會(huì)使特性發(fā)生變化,出現(xiàn)相反效果。
在最佳降額范圍內(nèi),一般分為工級(jí)降額、Ⅱ級(jí)降額和Ⅲ級(jí)降額三個(gè)等級(jí)。
(1)I級(jí)降額
I級(jí)降額為最大降額。適用于電路故障將會(huì)危及安全、導(dǎo)致任務(wù)失敗和造成嚴(yán)重經(jīng)濟(jì)損失情況下的降額設(shè)計(jì),是保證電路可靠性所必需的最大降額。如采用比之更大的降額,對(duì)電路可靠性改進(jìn)一般不再會(huì)增長(zhǎng)多少,并且設(shè)計(jì)上也難以接受。
(2)Ⅱ級(jí)降額
Ⅱ級(jí)降額為中等降額。適用于電路故障將會(huì)使工作任務(wù)降級(jí)和發(fā)生不合理的維修費(fèi)用情況下的降額設(shè)計(jì),此級(jí)降額仍在降低工作應(yīng)力可對(duì)電路可靠性增長(zhǎng)有明顯作用的范圍內(nèi),它比工級(jí)降額易于實(shí)現(xiàn)。
(3)Ⅲ級(jí)降額
最小的降額。適用于電路故障只對(duì)任務(wù)完成有小的影響和可經(jīng)濟(jì)修復(fù)設(shè)備的情況,此級(jí)降額可靠性增長(zhǎng)效果明顯,設(shè)計(jì)上容易實(shí)現(xiàn)。
通常,用于很重要或很復(fù)雜的系統(tǒng)和裝備中的混合集成電路才采用I級(jí)降額或Ⅱ級(jí)降額,不推薦采用Ⅲ級(jí)降額。各類電子元器件的詳細(xì)降額準(zhǔn)則及應(yīng)用指南可參見(jiàn)GJB/Z 35《元器件降額準(zhǔn)則》,或者根據(jù)任務(wù)總體要求確定。表3.1為混合集成電路常用電子元器件降額準(zhǔn)則一覽表,供設(shè)計(jì)者參考。
降額設(shè)計(jì)主要指組成混合集成電路的CY2305CSXC-1HT電子元器件的降額(亦稱減額)使用,降額設(shè)計(jì)就是電子元器件工作時(shí)承受的工作應(yīng)力適當(dāng)?shù)陀谄漕~定值或經(jīng)證明的能力,從而達(dá)到降低故障率,提高使用可靠性的目的。通過(guò)降額,電子元器件的工作應(yīng)力水平和能夠承受的最大應(yīng)力水平之間的間距加大丁,對(duì)于使用中未能預(yù)見(jiàn)到的異,F(xiàn)象的防護(hù)能力加強(qiáng)了,進(jìn)而提高了系統(tǒng)的可靠性。
電子元器件的降額量值是系統(tǒng)的可靠性要求與其成本、性能之間的一個(gè)均衡折中。每種電子元器件都有其最佳的降額范圍,在該范圍內(nèi)的降額對(duì)失效率有顯著改善,且設(shè)計(jì)上易于實(shí)施,又不致使成本過(guò)度增加。過(guò)度的降額并無(wú)益處,一是可能會(huì)導(dǎo)致電路成本、重量、體積以及復(fù)雜度增加而得不償失,二是有些電子元器件過(guò)度降額會(huì)使特性發(fā)生變化,出現(xiàn)相反效果。
在最佳降額范圍內(nèi),一般分為工級(jí)降額、Ⅱ級(jí)降額和Ⅲ級(jí)降額三個(gè)等級(jí)。
(1)I級(jí)降額
I級(jí)降額為最大降額。適用于電路故障將會(huì)危及安全、導(dǎo)致任務(wù)失敗和造成嚴(yán)重經(jīng)濟(jì)損失情況下的降額設(shè)計(jì),是保證電路可靠性所必需的最大降額。如采用比之更大的降額,對(duì)電路可靠性改進(jìn)一般不再會(huì)增長(zhǎng)多少,并且設(shè)計(jì)上也難以接受。
(2)Ⅱ級(jí)降額
Ⅱ級(jí)降額為中等降額。適用于電路故障將會(huì)使工作任務(wù)降級(jí)和發(fā)生不合理的維修費(fèi)用情況下的降額設(shè)計(jì),此級(jí)降額仍在降低工作應(yīng)力可對(duì)電路可靠性增長(zhǎng)有明顯作用的范圍內(nèi),它比工級(jí)降額易于實(shí)現(xiàn)。
(3)Ⅲ級(jí)降額
最小的降額。適用于電路故障只對(duì)任務(wù)完成有小的影響和可經(jīng)濟(jì)修復(fù)設(shè)備的情況,此級(jí)降額可靠性增長(zhǎng)效果明顯,設(shè)計(jì)上容易實(shí)現(xiàn)。
通常,用于很重要或很復(fù)雜的系統(tǒng)和裝備中的混合集成電路才采用I級(jí)降額或Ⅱ級(jí)降額,不推薦采用Ⅲ級(jí)降額。各類電子元器件的詳細(xì)降額準(zhǔn)則及應(yīng)用指南可參見(jiàn)GJB/Z 35《元器件降額準(zhǔn)則》,或者根據(jù)任務(wù)總體要求確定。表3.1為混合集成電路常用電子元器件降額準(zhǔn)則一覽表,供設(shè)計(jì)者參考。
上一篇:熱設(shè)計(jì)
熱門點(diǎn)擊
- GAFT和TopDisc
- DSWare
- 功率控制技術(shù)
- 產(chǎn)品的質(zhì)量保證等級(jí)
- ZigBee協(xié)議棧
- 引線鍵合失效
- 無(wú)線傳感器網(wǎng)絡(luò)安全防護(hù)技術(shù)
- 無(wú)線傳感器網(wǎng)絡(luò)安全問(wèn)題概述
- 焊接方法
- BiMOS集成電路
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- 第8代1800A/1200V
- 1200V CoolSiC嵌入
- PCB嵌入式功率芯片封裝應(yīng)用研究
- 反射傳感器簡(jiǎn)化光電開(kāi)關(guān)設(shè)計(jì)
- 導(dǎo)電性高分子混合鋁電解電容器
- PCIe Gen4 SSD主控芯片
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究