FET的性能
發(fā)布時間:2012/7/18 19:21:03 訪問次數(shù):671
FET通過加在柵RS3B(FR302)極上的電壓可以控制流過漏極的電流。
(1)柵極上不加電壓時
如圖2.34(a)所示,柵極上不加電壓時,由于S、D之間的電壓VDS作用,在D、S之間的溝道中流過漏極電流JD。
(2)柵極上加反向電壓時
如圖2.34(b)所示,在G、S之間加反向電壓VGS時,由于PN結(jié)的耗盡層擴大.溝道的寬度變窄,電流變得難以流動,ID減少。
3.FET的特性
圖2.35(a)是FET各部分電壓一電流的測量電路,圖2.35(b)是電壓一電流特性,由此可知:
①增大漏極、源極之間的電壓V DS時,V吣達(dá)到某個值以前漏極電流ID與VDS成正比增大。
②V DS變大時,ID恒定。這時把ID恒定時的電壓V吣的最小值稱為夾斷電壓Vp。柵極、源極之間的電壓VG。越大,VP越小。
③VGS稍有改變就可以極大地改變ID.因此,也把VGS稱為柵壓。
在FET的G、S極之間加反向電壓時,在柵極中沒有電流流動,因此,F(xiàn)ET的輸入阻抗非常高。
FET通過加在柵RS3B(FR302)極上的電壓可以控制流過漏極的電流。
(1)柵極上不加電壓時
如圖2.34(a)所示,柵極上不加電壓時,由于S、D之間的電壓VDS作用,在D、S之間的溝道中流過漏極電流JD。
(2)柵極上加反向電壓時
如圖2.34(b)所示,在G、S之間加反向電壓VGS時,由于PN結(jié)的耗盡層擴大.溝道的寬度變窄,電流變得難以流動,ID減少。
3.FET的特性
圖2.35(a)是FET各部分電壓一電流的測量電路,圖2.35(b)是電壓一電流特性,由此可知:
①增大漏極、源極之間的電壓V DS時,V吣達(dá)到某個值以前漏極電流ID與VDS成正比增大。
②V DS變大時,ID恒定。這時把ID恒定時的電壓V吣的最小值稱為夾斷電壓Vp。柵極、源極之間的電壓VG。越大,VP越小。
③VGS稍有改變就可以極大地改變ID.因此,也把VGS稱為柵壓。
在FET的G、S極之間加反向電壓時,在柵極中沒有電流流動,因此,F(xiàn)ET的輸入阻抗非常高。
熱門點擊
- 甲乙類互補對稱功率放大電路
- 放大電路
- QFP與BGA封裝的焊接對比
- 繼電器的使用常識
- LA4100集成功放的典型應(yīng)用
- 三極管輸出特性曲線的測試
- APRS追蹤定位
- 輸出變壓器的要求
- 提高放大倍數(shù)(增益)的穩(wěn)定性
- 反向特性
推薦技術(shù)資料
- FU-19推挽功放制作
- FU-19是國產(chǎn)大功率發(fā)射雙四極功率電二管,EPL20... [詳細(xì)]
- 分立器件&無源元件選型及工作原
- 新一代“超越EUV”光刻系統(tǒng)參
- 最新品BAT激光器制造工藝設(shè)計
- 新款汽車SoC產(chǎn)品Malibo
- 新芯片品類FPCU(現(xiàn)場可編程
- 電動汽車動力總成系統(tǒng)̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究