高輸入阻抗低噪聲放大電路
發(fā)布時(shí)間:2012/8/16 20:38:16 訪問(wèn)次數(shù):3384
但是,IC化的OP放大器內(nèi)部的JFET與分立器件的JFET相比,噪聲將性較差。因此,使用FET輸入型OP放大器放大電路難以獲得良好的噪聲特性。
圖3.38是由JFET與具有良好噪聲特性的晶體管輸入型OP放大器組合構(gòu)成的高輸入阻抗低噪聲放大電路。
初級(jí)采用N溝雙JFET 2SK389(東芝)差動(dòng)放大電路(設(shè)定漏極電流比IDSS的最小值小,所以IDSS取哪一檔都可以)。之所以使用雙JFET,是為了減小兩個(gè)器件的VG。之差引起的輸出偏移電壓。OP放大器使用雙極晶體管低噪聲輸入OP放大器NJM5532(JRC),從輸出端向初級(jí)的差動(dòng)放大電路的反相輸入端施加負(fù)反饋。
由于電源電壓比FET的VG。大很多,所以差動(dòng)放大電路部分的設(shè)計(jì)中按照VG=0來(lái)計(jì)算各部分的電流。由于希望設(shè)定各FET的源極電流為ImA(低于所使用的JFET的ID。。的適當(dāng)值),所以確定在源極電阻R。的值時(shí)應(yīng)使流過(guò)R。的電流為2mA(=l mA×2)。如果認(rèn)為VG=0,那么R。上的電壓降為15V,所以Rs一15V/2mV=7.5kC1。
設(shè)定漏極電阻的值時(shí),大約使漏極電流產(chǎn)生的電壓降為幾伏就可以(如果這個(gè)電壓降過(guò)大,將會(huì)使大信號(hào)受到限制;反之如果過(guò)小,將會(huì)超過(guò)次級(jí)的OP放大器的輸入電壓范圍)。圖3.38的電路中,設(shè)定漏極電阻值為4.7k0,,所以漏極電阻上的電壓降為4.7V,
如果將具有電壓增益的電路追加到OP放大器上,全部施加負(fù)反饋,電路的穩(wěn)定性將變壞,有時(shí)甚至?xí)a(chǎn)生振蕩。OP放大器內(nèi)部設(shè)計(jì)的相位補(bǔ)償電路——為了防止產(chǎn)生振蕩、調(diào)整電路內(nèi)部信號(hào)的電路是為了在單獨(dú)使用OP放大器的情況下維持電路工作穩(wěn)定的,所以如果再?gòu)耐獠孔芳犹岣唠妷涸鲆娴碾娐穼?huì)導(dǎo)致電路的工作不穩(wěn)定。
因此,由于追加了電壓放大電路,就必須追加相位補(bǔ)償電路,以確保電路的穩(wěn)定性。
但是,IC化的OP放大器內(nèi)部的JFET與分立器件的JFET相比,噪聲將性較差。因此,使用FET輸入型OP放大器放大電路難以獲得良好的噪聲特性。
圖3.38是由JFET與具有良好噪聲特性的晶體管輸入型OP放大器組合構(gòu)成的高輸入阻抗低噪聲放大電路。
初級(jí)采用N溝雙JFET 2SK389(東芝)差動(dòng)放大電路(設(shè)定漏極電流比IDSS的最小值小,所以IDSS取哪一檔都可以)。之所以使用雙JFET,是為了減小兩個(gè)器件的VG。之差引起的輸出偏移電壓。OP放大器使用雙極晶體管低噪聲輸入OP放大器NJM5532(JRC),從輸出端向初級(jí)的差動(dòng)放大電路的反相輸入端施加負(fù)反饋。
由于電源電壓比FET的VG。大很多,所以差動(dòng)放大電路部分的設(shè)計(jì)中按照VG=0來(lái)計(jì)算各部分的電流。由于希望設(shè)定各FET的源極電流為ImA(低于所使用的JFET的ID。。的適當(dāng)值),所以確定在源極電阻R。的值時(shí)應(yīng)使流過(guò)R。的電流為2mA(=l mA×2)。如果認(rèn)為VG=0,那么R。上的電壓降為15V,所以Rs一15V/2mV=7.5kC1。
設(shè)定漏極電阻的值時(shí),大約使漏極電流產(chǎn)生的電壓降為幾伏就可以(如果這個(gè)電壓降過(guò)大,將會(huì)使大信號(hào)受到限制;反之如果過(guò)小,將會(huì)超過(guò)次級(jí)的OP放大器的輸入電壓范圍)。圖3.38的電路中,設(shè)定漏極電阻值為4.7k0,,所以漏極電阻上的電壓降為4.7V,
如果將具有電壓增益的電路追加到OP放大器上,全部施加負(fù)反饋,電路的穩(wěn)定性將變壞,有時(shí)甚至?xí)a(chǎn)生振蕩。OP放大器內(nèi)部設(shè)計(jì)的相位補(bǔ)償電路——為了防止產(chǎn)生振蕩、調(diào)整電路內(nèi)部信號(hào)的電路是為了在單獨(dú)使用OP放大器的情況下維持電路工作穩(wěn)定的,所以如果再?gòu)耐獠孔芳犹岣唠妷涸鲆娴碾娐穼?huì)導(dǎo)致電路的工作不穩(wěn)定。
因此,由于追加了電壓放大電路,就必須追加相位補(bǔ)償電路,以確保電路的穩(wěn)定性。
上一篇:高增益、高輸入阻抗放大電路
上一篇:簡(jiǎn)單的恒流電路
熱門點(diǎn)擊
- 偏置電路的設(shè)計(jì)
- 高輸入阻抗低噪聲放大電路
- 地鐵車門信號(hào)燈的工作原理
- 用示波器測(cè)量電壓
- 二極管好壞的判定
- 玻璃瓶計(jì)數(shù)器電路
- 高速模塊式貼裝機(jī)( CM602-L)的技術(shù)特
- JFET的傳輸特性
- 用雙臂電橋測(cè)量低阻電阻
- 全自動(dòng)焊膏印刷機(jī)的主要技術(shù)指標(biāo)
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究