駐極體電容傳聲器的極頭電容和雜散電容連接
發(fā)布時間:2013/2/27 20:19:51 訪問次數(shù):989
駐極體電容傳聲器的極頭電容和雜MAX1483CSA散電容的連接圖。為了有效地消除雜散電容的影響,通常會采用以下的措施:圖3(a)是駐極體電容傳聲器立體結(jié)構(gòu)中的極頭電容和雜散電容改善部位圖,其中的A,B,C三部分分別采用不同的措施。圖3(b)是A部分增加極頭電容的改善方案,這是通過增加墊圈的內(nèi)徑,使極頭電容量加大,振膜通過墊片和背極間存在的雜散電容C。,也會相應(yīng)有所減小。圖3(c)是B部分雜散電容的改善方案,絕緣管體外的導(dǎo)電環(huán)和接地外殼間存在著雜散電容,雜散電容和導(dǎo)電環(huán)的面積有關(guān),若減小導(dǎo)電環(huán)的面積,則導(dǎo)電環(huán)與PCB間的耦合電容就會減少,這樣,雜散電容C2就會減小。C部分則著重討論P(yáng)CB板,這也就是PCB板上的布線問題(layout),布線的跡線要盡可能的短,如圖3(d)所示。從進(jìn)線的角度及線路和地之間的雜散電容關(guān)系來討論,如圖3(d)的處理是有道理的。
ECM電容因素對ECM特性影響的討論,在文獻(xiàn)[7]中已有討論,其要點(diǎn)如下所述。
駐極體電容傳聲器的極頭電容和雜MAX1483CSA散電容的連接圖。為了有效地消除雜散電容的影響,通常會采用以下的措施:圖3(a)是駐極體電容傳聲器立體結(jié)構(gòu)中的極頭電容和雜散電容改善部位圖,其中的A,B,C三部分分別采用不同的措施。圖3(b)是A部分增加極頭電容的改善方案,這是通過增加墊圈的內(nèi)徑,使極頭電容量加大,振膜通過墊片和背極間存在的雜散電容C。,也會相應(yīng)有所減小。圖3(c)是B部分雜散電容的改善方案,絕緣管體外的導(dǎo)電環(huán)和接地外殼間存在著雜散電容,雜散電容和導(dǎo)電環(huán)的面積有關(guān),若減小導(dǎo)電環(huán)的面積,則導(dǎo)電環(huán)與PCB間的耦合電容就會減少,這樣,雜散電容C2就會減小。C部分則著重討論P(yáng)CB板,這也就是PCB板上的布線問題(layout),布線的跡線要盡可能的短,如圖3(d)所示。從進(jìn)線的角度及線路和地之間的雜散電容關(guān)系來討論,如圖3(d)的處理是有道理的。
ECM電容因素對ECM特性影響的討論,在文獻(xiàn)[7]中已有討論,其要點(diǎn)如下所述。
熱門點(diǎn)擊
- 場效應(yīng)管的符號
- 什么是壓電蜂鳴器
- 顯示譯碼器
- 稀土永磁合金的晶體結(jié)構(gòu)
- 常用保險(xiǎn)器件及其作用
- 集成穩(wěn)壓器有哪些種類
- 怎樣理解光電三極管的參數(shù)
- 群延遲錯誤
- 無鉛壓電陶瓷鈦酸鉍鈉的研究進(jìn)展
- 基頻分量造成的掩蔽
推薦技術(shù)資料
- 羅盤誤差及補(bǔ)償
- 造成羅盤誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- 新品4MP圖像傳感器̴
- 高性能SoC智能傳感芯片技術(shù)設(shè)
- 分立器件&無源元件選型參數(shù)技術(shù)
- SRAM存算一體芯片發(fā)展趨勢及市場應(yīng)用
- 大功率雙向 48 V-12 V DC/D C
- 單速率(Single Rate
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究