RS觸發(fā)器
發(fā)布時間:2013/10/19 13:26:03 訪問次數(shù):1387
1.基本RS觸發(fā)器
基本RS觸發(fā)器邏輯電路及其邏輯符號如圖8.1.1(a)、(b)所示。c05670它由兩個與非門交叉連接而成,是構(gòu)成其他各類觸發(fā)器的基礎(chǔ),故稱之為基本RS觸發(fā)器。
RD和SD是它的兩個輸入端。RD和SD輸入端處的小圓圈表示低電平有效,平時這兩個端應(yīng)接高電平,維持觸發(fā)器狀態(tài)不變。只有當(dāng)RD或SD接收到低電平信號時,才可能使觸發(fā)器的狀態(tài)產(chǎn)生翻轉(zhuǎn)。
Q和Q是它的兩個互補輸出端。一般將Q端的狀態(tài)定義為觸發(fā)器的狀態(tài),如o=o,o=i,稱觸發(fā)器為O態(tài);o=i,o=o,稱觸發(fā)器為1態(tài)。因此基本RS觸發(fā)器具有O、1兩個穩(wěn)定狀態(tài)(有兩個穩(wěn)定狀態(tài)的觸發(fā)器統(tǒng)稱雙穩(wěn)態(tài)觸發(fā)器),因而可用來表示1位二進(jìn)制數(shù),即具有記憶功能。
基本RS觸發(fā)器邏輯功能如下。
(1) SD=1,RD =O
不論觸發(fā)器原來的狀態(tài)如何,觸發(fā)器狀態(tài)將翻轉(zhuǎn)為O態(tài),即o=o,o=i。
因為RD =0導(dǎo)致A門輸出o=i,從而使B門的兩個輸入全為1,使得其輸出o=o,按照規(guī)定這時觸發(fā)器處于o態(tài)。由于是RD端加低電平使觸發(fā)器置O態(tài),所以稱RD端為置o端,又稱復(fù)位端。
(a)邏輯電路 (b)邏輯符號
圖8.1.1 基本RS觸發(fā)器邏輯電路及其邏輯符號
(2) SD=O,RD=1
不論觸發(fā)器原來狀態(tài)如何,觸發(fā)器狀態(tài)將翻轉(zhuǎn)為1態(tài),即o=i,o=o。
因為SO =0導(dǎo)致B門輸出o=i,從而使A門的兩個輸入全為l,使得其輸出Q=O,按照規(guī)定這時觸發(fā)器處子1態(tài)。由于是磊端加低電平使觸發(fā)器置1態(tài),所以稱磊端為置1端,又稱置位端。
(3) SD=l,RD=l
因為兩個輸入端SD和RD都沒接收到低電平信號,觸發(fā)器保持原來狀態(tài)不變。
(4) SD=O,RD =0
在此條件下,導(dǎo)致o=o=i,破壞了觸發(fā)器兩個輸出端Q與Q的互補邏輯關(guān)系,屬非正常狀態(tài)。當(dāng)兩個輸入端的低電平信號同時撤除后,由于兩個與非門的工作速度差異,將不能確定觸發(fā)器是處于1態(tài)還是O態(tài),即狀態(tài)不定。所以在使用時,這種輸入方式應(yīng)當(dāng)避免,成為約束條件。
上述邏輯關(guān)系的真值表如表8.1.1所示。
1.基本RS觸發(fā)器
基本RS觸發(fā)器邏輯電路及其邏輯符號如圖8.1.1(a)、(b)所示。c05670它由兩個與非門交叉連接而成,是構(gòu)成其他各類觸發(fā)器的基礎(chǔ),故稱之為基本RS觸發(fā)器。
RD和SD是它的兩個輸入端。RD和SD輸入端處的小圓圈表示低電平有效,平時這兩個端應(yīng)接高電平,維持觸發(fā)器狀態(tài)不變。只有當(dāng)RD或SD接收到低電平信號時,才可能使觸發(fā)器的狀態(tài)產(chǎn)生翻轉(zhuǎn)。
Q和Q是它的兩個互補輸出端。一般將Q端的狀態(tài)定義為觸發(fā)器的狀態(tài),如o=o,o=i,稱觸發(fā)器為O態(tài);o=i,o=o,稱觸發(fā)器為1態(tài)。因此基本RS觸發(fā)器具有O、1兩個穩(wěn)定狀態(tài)(有兩個穩(wěn)定狀態(tài)的觸發(fā)器統(tǒng)稱雙穩(wěn)態(tài)觸發(fā)器),因而可用來表示1位二進(jìn)制數(shù),即具有記憶功能。
基本RS觸發(fā)器邏輯功能如下。
(1) SD=1,RD =O
不論觸發(fā)器原來的狀態(tài)如何,觸發(fā)器狀態(tài)將翻轉(zhuǎn)為O態(tài),即o=o,o=i。
因為RD =0導(dǎo)致A門輸出o=i,從而使B門的兩個輸入全為1,使得其輸出o=o,按照規(guī)定這時觸發(fā)器處于o態(tài)。由于是RD端加低電平使觸發(fā)器置O態(tài),所以稱RD端為置o端,又稱復(fù)位端。
(a)邏輯電路 (b)邏輯符號
圖8.1.1 基本RS觸發(fā)器邏輯電路及其邏輯符號
(2) SD=O,RD=1
不論觸發(fā)器原來狀態(tài)如何,觸發(fā)器狀態(tài)將翻轉(zhuǎn)為1態(tài),即o=i,o=o。
因為SO =0導(dǎo)致B門輸出o=i,從而使A門的兩個輸入全為l,使得其輸出Q=O,按照規(guī)定這時觸發(fā)器處子1態(tài)。由于是磊端加低電平使觸發(fā)器置1態(tài),所以稱磊端為置1端,又稱置位端。
(3) SD=l,RD=l
因為兩個輸入端SD和RD都沒接收到低電平信號,觸發(fā)器保持原來狀態(tài)不變。
(4) SD=O,RD =0
在此條件下,導(dǎo)致o=o=i,破壞了觸發(fā)器兩個輸出端Q與Q的互補邏輯關(guān)系,屬非正常狀態(tài)。當(dāng)兩個輸入端的低電平信號同時撤除后,由于兩個與非門的工作速度差異,將不能確定觸發(fā)器是處于1態(tài)還是O態(tài),即狀態(tài)不定。所以在使用時,這種輸入方式應(yīng)當(dāng)避免,成為約束條件。
上述邏輯關(guān)系的真值表如表8.1.1所示。
上一篇:時序邏輯電路
上一篇:274LS279引腳排列
熱門點擊
- 或非門和與或非門
- 差分放大電路的靜態(tài)工作點調(diào)試
- 鉗工銼刀
- 三點統(tǒng)調(diào)
- 區(qū)別光電三極管和光電二極管
- 壓電陶瓷式和聲表面濾波選頻放大電路的故障查找
- 電烙鐵撤離方向和焊錫量的關(guān)系
- 電阻檢查法與應(yīng)用實例
- 譯碼器
- 能級和離子
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細(xì)]
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究