有源限幅電路
發(fā)布時(shí)間:2013/11/6 20:09:05 訪問次數(shù):2270
一種利用一個(gè)運(yùn)算放大器和一個(gè)二極管的運(yùn)算放大器限幅電路如圖20.33所示。BBR13-24K6417假設(shè)輸出加載可以忽略不計(jì),其T作過程如下。當(dāng)輸入電壓小于參考電壓VR時(shí),運(yùn)算放大器的差分輸入電壓為正。該差分電壓在運(yùn)算放大器的輸出端產(chǎn)生一個(gè)正電壓,使二極管正向偏置。當(dāng)二極管處于正向偏置時(shí),運(yùn)算放大器起射隨放大器的作用,輸出電壓V。被限幅在使得Vom當(dāng)輸入電壓。大于VREF時(shí),運(yùn)算放大器的差分輸入電壓為負(fù)。該差動電壓在運(yùn)算放大器的輸出端產(chǎn)生一個(gè)負(fù)電壓,使二極管反向偏置。二極管實(shí)際上是開路的,輸入電壓通過R被直接耦合到輸出端.
圖20. 33 有源負(fù)限幅電路
有源限幅器的另一個(gè)例子是利用兩個(gè)齊納二極管同時(shí)對正負(fù)電壓進(jìn)行限幅,如圖20.34所示。限幅電壓由連接在反相放大器反饋環(huán)路中的齊納二極管設(shè)置到±(VZ+0.7V)。當(dāng)然,當(dāng)輸入電壓太小達(dá)不到限幅電壓時(shí),齊納二極管之一反向偏置,并起開路的作用,因此運(yùn)算放大器的輸出是線性的。當(dāng)輸入電壓達(dá)到±(VZ+0.7V)時(shí).齊納二極管之一進(jìn)入反向擊穿區(qū),另一個(gè)為正向偏置。
一種利用一個(gè)運(yùn)算放大器和一個(gè)二極管的運(yùn)算放大器限幅電路如圖20.33所示。BBR13-24K6417假設(shè)輸出加載可以忽略不計(jì),其T作過程如下。當(dāng)輸入電壓小于參考電壓VR時(shí),運(yùn)算放大器的差分輸入電壓為正。該差分電壓在運(yùn)算放大器的輸出端產(chǎn)生一個(gè)正電壓,使二極管正向偏置。當(dāng)二極管處于正向偏置時(shí),運(yùn)算放大器起射隨放大器的作用,輸出電壓V。被限幅在使得Vom當(dāng)輸入電壓。大于VREF時(shí),運(yùn)算放大器的差分輸入電壓為負(fù)。該差動電壓在運(yùn)算放大器的輸出端產(chǎn)生一個(gè)負(fù)電壓,使二極管反向偏置。二極管實(shí)際上是開路的,輸入電壓通過R被直接耦合到輸出端.
圖20. 33 有源負(fù)限幅電路
有源限幅器的另一個(gè)例子是利用兩個(gè)齊納二極管同時(shí)對正負(fù)電壓進(jìn)行限幅,如圖20.34所示。限幅電壓由連接在反相放大器反饋環(huán)路中的齊納二極管設(shè)置到±(VZ+0.7V)。當(dāng)然,當(dāng)輸入電壓太小達(dá)不到限幅電壓時(shí),齊納二極管之一反向偏置,并起開路的作用,因此運(yùn)算放大器的輸出是線性的。當(dāng)輸入電壓達(dá)到±(VZ+0.7V)時(shí).齊納二極管之一進(jìn)入反向擊穿區(qū),另一個(gè)為正向偏置。
上一篇:峰值檢波器
熱門點(diǎn)擊
- 并聯(lián)電路的符號表示
- 集成4位雙向移位寄存器74LS194
- 開關(guān)符號
- 識讀印制電路板圖的方法
- 采樣保持電路
- PN結(jié)的形成過程
- 異步二進(jìn)制加法計(jì)數(shù)器
- 接成五進(jìn)制計(jì)數(shù)器
- 電阻的額定功率
- 甲乙類互補(bǔ)對稱功率放大器
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究