用移位寄存器和數(shù)據(jù)選擇器設(shè)計序列發(fā)生器
發(fā)布時間:2014/7/17 21:33:45 訪問次數(shù):4113
一般將移位寄存器的輸出端和數(shù)據(jù)選擇器的地址端連在一起,將數(shù)據(jù)選擇器的輸出端反饋連到移位寄存器的左移或右移數(shù)據(jù)輸入端,K3N9V413GA-GC12Y00而數(shù)據(jù)選擇器的數(shù)據(jù)輸入端輸入適當(dāng)?shù)男?/span>號,即可構(gòu)成所需系列的信號發(fā)生器,這種方法一般用于產(chǎn)生位數(shù)較多的序列信號。
實驗內(nèi)容
①試用數(shù)據(jù)選擇器和計數(shù)器方法來設(shè)計能產(chǎn)生00101011序列的信號發(fā)生器。試通過編程測試確定狀態(tài)轉(zhuǎn)換過程,畫出仿真波形圖,驗證結(jié)果是否正確。
②試用移位寄存器和最少數(shù)量的門電路設(shè)計能產(chǎn)生110011序列的電路,試通過編程測試確定狀態(tài)轉(zhuǎn)換過程,畫出仿真波形圖,驗證結(jié)果是否正確。
③試對如圖4. 37所示電路進行編程測試,寫出狀態(tài)轉(zhuǎn)換過程,判斷其邏輯功能。
圖4. 37 實驗電路
實驗器材
①PC(裝有MAX-I- PLUSⅡ軟件)。
②GW48EDA編程系統(tǒng)。
實驗報告要求
總結(jié)從理論設(shè)計到最后測試結(jié)果整個實驗研究過程,說明MAX+PLUSⅡ軟件(包括仿真詳細步驟)詳細使用方法,要有例圖、仿真波形和測試結(jié)果說明。
一般將移位寄存器的輸出端和數(shù)據(jù)選擇器的地址端連在一起,將數(shù)據(jù)選擇器的輸出端反饋連到移位寄存器的左移或右移數(shù)據(jù)輸入端,K3N9V413GA-GC12Y00而數(shù)據(jù)選擇器的數(shù)據(jù)輸入端輸入適當(dāng)?shù)男?/span>號,即可構(gòu)成所需系列的信號發(fā)生器,這種方法一般用于產(chǎn)生位數(shù)較多的序列信號。
實驗內(nèi)容
①試用數(shù)據(jù)選擇器和計數(shù)器方法來設(shè)計能產(chǎn)生00101011序列的信號發(fā)生器。試通過編程測試確定狀態(tài)轉(zhuǎn)換過程,畫出仿真波形圖,驗證結(jié)果是否正確。
②試用移位寄存器和最少數(shù)量的門電路設(shè)計能產(chǎn)生110011序列的電路,試通過編程測試確定狀態(tài)轉(zhuǎn)換過程,畫出仿真波形圖,驗證結(jié)果是否正確。
③試對如圖4. 37所示電路進行編程測試,寫出狀態(tài)轉(zhuǎn)換過程,判斷其邏輯功能。
圖4. 37 實驗電路
實驗器材
①PC(裝有MAX-I- PLUSⅡ軟件)。
②GW48EDA編程系統(tǒng)。
實驗報告要求
總結(jié)從理論設(shè)計到最后測試結(jié)果整個實驗研究過程,說明MAX+PLUSⅡ軟件(包括仿真詳細步驟)詳細使用方法,要有例圖、仿真波形和測試結(jié)果說明。
熱門點擊
- 電鍍鎳/金(Electroless Ni/A
- 用移位寄存器和數(shù)據(jù)選擇器設(shè)計序列發(fā)生器
- 電容器的主要參數(shù)有標(biāo)稱容量
- 施密特整形電路
- 函數(shù)發(fā)生器組成框圖
- ICP傳感器通常有很高的直流分量
- 生成安裝程序
- 軸孔測量
- 優(yōu)先編碼器
- 計數(shù)器
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細]
- 三星F-DVFS(全動態(tài)電壓頻
- 業(yè)界首款12納米級LPDDR5X DRAM
- 移動端NAND閃存解決方案ZUFS 4.0
- 移動端NAND閃存解決方案ZUFS 4.0
- 48GB 16層HBM3E結(jié)構(gòu)
- 28nm雷達單片微波集成電路(MMIC)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究