位置:51電子網(wǎng) » 技術(shù)資料 » 顯示光電

      時間譯碼模塊電路

      發(fā)布時間:2014/7/21 20:29:16 訪問次數(shù):427

         如果將鬧時時間固化在可編程邏輯器件內(nèi)部,KSC2073就必須設計時間譯碼電路,如_圖7.10所示。其中圖7. 10(a)為分個位(fgw)時間譯碼模塊;(b)為分十位(fsw)時間譯碼模塊;(c)為時個位(。gw)時間譯碼模塊;(d)為時十位(ssw)時間譯碼模塊。時間譯碼模塊的輸入端接相應的計數(shù)器輸出,輸出端是在對應輸入時的輸出高電平。下面以分十位( fsw)時間譯碼模塊說明,具體電路如圖7. 11所示。

         當分十位計數(shù)器的Q。Q.Q。分別為000、001、010、011、100、101時,其輸出FSo、FS1FS:、FS。、FS。、FS。分別出現(xiàn)高電平。如圖7.12所示是鬧時時間預置模塊,從圖中可知,本課題預置了8個鬧時時間,分別為1:20、1:25、1:30、2 2 30~3:35、4:45、8 2 55、10:15,即到這8個預置鬧時時間時,該模塊輸出1分鐘寬度的高電平。

             


         如果將鬧時時間固化在可編程邏輯器件內(nèi)部,KSC2073就必須設計時間譯碼電路,如_圖7.10所示。其中圖7. 10(a)為分個位(fgw)時間譯碼模塊;(b)為分十位(fsw)時間譯碼模塊;(c)為時個位(。gw)時間譯碼模塊;(d)為時十位(ssw)時間譯碼模塊。時間譯碼模塊的輸入端接相應的計數(shù)器輸出,輸出端是在對應輸入時的輸出高電平。下面以分十位( fsw)時間譯碼模塊說明,具體電路如圖7. 11所示。

         當分十位計數(shù)器的Q。Q.Q。分別為000、001、010、011、100、101時,其輸出FSo、FS1FS:、FS。、FS。、FS。分別出現(xiàn)高電平。如圖7.12所示是鬧時時間預置模塊,從圖中可知,本課題預置了8個鬧時時間,分別為1:20、1:25、1:30、2 2 30~3:35、4:45、8 2 55、10:15,即到這8個預置鬧時時間時,該模塊輸出1分鐘寬度的高電平。

             


      上一篇:軟件設計

      上一篇:動態(tài)掃描模塊

      相關(guān)技術(shù)資料
      7-21時間譯碼模塊電路

      熱門點擊

       

      推薦技術(shù)資料

      按鈕與燈的互動實例
          現(xiàn)在趕快去看看這個目錄卞有什么。FGA15N120AN... [詳細]
      版權(quán)所有:51dzw.COM
      深圳服務熱線:13751165337  13692101218
      粵ICP備09112631號-6(miitbeian.gov.cn)
      公網(wǎng)安備44030402000607
      深圳市碧威特網(wǎng)絡技術(shù)有限公司
      付款方式


       復制成功!
      亚洲av综合在线手机版_日韩av无码精品专区_婷婷五月无码在线观看_老子影院午夜精品无码_中文字幕一区二区精品区