QuartusⅡ開發(fā)軟件應用簡介
發(fā)布時間:2014/7/23 20:32:47 訪問次數(shù):992
Altera公司的QuartusⅡ是業(yè)內(nèi)領(lǐng)先的FPGA設(shè)計軟件,具有功能最全面的開發(fā)環(huán)境,也是Altera公司繼MAX+PLUSⅡ之后開發(fā)的能對CPLD/FPGA類器件進行設(shè)計、MAX660ESA仿真和編程的優(yōu)秀工具軟件。該軟件界面友好,使用便捷,功能強大,是一個完全集成化的可編程邏輯設(shè)計環(huán)境。該軟件具有開放性、與結(jié)構(gòu)無關(guān)、多平臺、完全集成化、豐富的設(shè)計庫、模塊化工具、支持各種HDL、有多種高級編程語言接口等特點,可以很方便地與以往的MAX+PLUSⅡ設(shè)計環(huán)境相切換。與MAX+PLUSⅡ軟件相比較,其VHDL語言編譯功
能更加強大、器件庫器件更加豐富、仿真編程功能更加強大,是目前本公司推出的最先進,也是行內(nèi)推出的優(yōu)秀EDA工具軟件,非常適合教學、科研和開發(fā)等多種場合使用。
一、QuartusⅡ的特點
①最易使用的CPLD設(shè)計軟件。
②QuartusⅡ給MAX+PLUSⅡ用戶帶來的優(yōu)勢。
③支持很多系列的器件。
④效率高、易于使用的FPGA設(shè)計流程。
⑤支持基于知識產(chǎn)權(quán)系統(tǒng)設(shè)計的軟件。
⑥采用了業(yè)內(nèi)領(lǐng)先的時序逼近方法。
⑦驗證方案多樣化。
⑧QuartusⅡ軟件簡化了HardCopy設(shè)訃。
⑨擁有強大的軟件開發(fā)工具QuartusⅡSoftware Builder。
⑩支持最新VHDL和Verilog語言標準的寄存器傳輸級(RTL)綜合,在綜合及設(shè)計實現(xiàn)之前,RTL查看器提供VHDL或Verilog設(shè)計的圖形化描述,支持所有領(lǐng)先的第三方綜合流程,用以支持MAXⅡCPLD和最新FPGA系列的高級特性。
Altera公司的QuartusⅡ是業(yè)內(nèi)領(lǐng)先的FPGA設(shè)計軟件,具有功能最全面的開發(fā)環(huán)境,也是Altera公司繼MAX+PLUSⅡ之后開發(fā)的能對CPLD/FPGA類器件進行設(shè)計、MAX660ESA仿真和編程的優(yōu)秀工具軟件。該軟件界面友好,使用便捷,功能強大,是一個完全集成化的可編程邏輯設(shè)計環(huán)境。該軟件具有開放性、與結(jié)構(gòu)無關(guān)、多平臺、完全集成化、豐富的設(shè)計庫、模塊化工具、支持各種HDL、有多種高級編程語言接口等特點,可以很方便地與以往的MAX+PLUSⅡ設(shè)計環(huán)境相切換。與MAX+PLUSⅡ軟件相比較,其VHDL語言編譯功
能更加強大、器件庫器件更加豐富、仿真編程功能更加強大,是目前本公司推出的最先進,也是行內(nèi)推出的優(yōu)秀EDA工具軟件,非常適合教學、科研和開發(fā)等多種場合使用。
一、QuartusⅡ的特點
①最易使用的CPLD設(shè)計軟件。
②QuartusⅡ給MAX+PLUSⅡ用戶帶來的優(yōu)勢。
③支持很多系列的器件。
④效率高、易于使用的FPGA設(shè)計流程。
⑤支持基于知識產(chǎn)權(quán)系統(tǒng)設(shè)計的軟件。
⑥采用了業(yè)內(nèi)領(lǐng)先的時序逼近方法。
⑦驗證方案多樣化。
⑧QuartusⅡ軟件簡化了HardCopy設(shè)訃。
⑨擁有強大的軟件開發(fā)工具QuartusⅡSoftware Builder。
⑩支持最新VHDL和Verilog語言標準的寄存器傳輸級(RTL)綜合,在綜合及設(shè)計實現(xiàn)之前,RTL查看器提供VHDL或Verilog設(shè)計的圖形化描述,支持所有領(lǐng)先的第三方綜合流程,用以支持MAXⅡCPLD和最新FPGA系列的高級特性。
上一篇:手工調(diào)整布線
熱門點擊
- LabVIEW的視覺VI及數(shù)字圖像處理
- 二-十進制譯碼器
- 公法線長度測量
- 零階采樣保持器
- 微分型單穩(wěn)態(tài)觸發(fā)器實驗電路
- 自動打開DataSocket Server
- 關(guān)聯(lián)維數(shù)計算
- 采樣信號中噪聲的影響與抑制
- 模糊規(guī)則庫編輯器Rulebase-Edito
- 動態(tài)加載VI
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細]