觸發(fā)器是能夠存儲1位二進制碼的邏輯電路
發(fā)布時間:2014/8/24 18:16:45 訪問次數(shù):4591
觸發(fā)器是能夠存儲1位二進制碼的邏輯電路,它有兩 IC41LV16256-35T個互補輸出端,其輸出狀態(tài)不僅與輸入有關(guān),而且還與原先的輸出狀態(tài)有關(guān)。觸發(fā)器有兩個穩(wěn)定狀態(tài),用以表示邏輯狀態(tài)“1”和“0”,在一定的外界信號作用下,可從一個穩(wěn)定狀態(tài)翻轉(zhuǎn)到另一個穩(wěn)定狀態(tài),它是一個具有記憶功能的二進制信息存儲器件,是構(gòu)成各種時序電路的最基本邏輯單元。
基本RS觸發(fā)器
為由兩個與非門交叉耦合構(gòu)成的基本RS觸發(fā)器。它是無時鐘控制低平直接觸發(fā)的觸發(fā)器;綬S觸發(fā)器具有置“0”、置“1”和保持3種功能。通常稱S為置“1”端,因為S=O時觸發(fā)器被置“1”;尺為置“0”端,因為R=O時觸發(fā)器被置“O”。當S=R=l時狀態(tài)保持,當S=R=O時為不定狀態(tài),應(yīng)當避免這種狀態(tài)。
基本RS觸發(fā)器的邏輯符號如圖3.73(b)所示。二輸入端的邊框外側(cè)都畫有小圓圈,這是因為置1與置0都是低電平有效。
JK觸發(fā)囂
在輸入信號為雙端的情況下,JK觸發(fā)器是功能完善、使用靈活和通用性較強的一種觸發(fā)器。本實驗采用74 LS112雙JK觸發(fā)器,是下降邊沿觸發(fā)的邊沿觸發(fā)器。引腳邏輯圖如圖3.74所示。JK觸發(fā)器的狀態(tài)方程,J和K是數(shù)據(jù)輸入端,是觸發(fā)器狀態(tài)更新的依據(jù),若J、K有兩個或兩個以上輸入端時,組成“與”的關(guān)系。Q和Q為兩個互補輸入端。通常把Q=O、Q=l的狀態(tài)定為觸發(fā)器“0”狀態(tài);而把Q=l,Q=O定為“1”狀態(tài)。
觸發(fā)器是能夠存儲1位二進制碼的邏輯電路,它有兩 IC41LV16256-35T個互補輸出端,其輸出狀態(tài)不僅與輸入有關(guān),而且還與原先的輸出狀態(tài)有關(guān)。觸發(fā)器有兩個穩(wěn)定狀態(tài),用以表示邏輯狀態(tài)“1”和“0”,在一定的外界信號作用下,可從一個穩(wěn)定狀態(tài)翻轉(zhuǎn)到另一個穩(wěn)定狀態(tài),它是一個具有記憶功能的二進制信息存儲器件,是構(gòu)成各種時序電路的最基本邏輯單元。
基本RS觸發(fā)器
為由兩個與非門交叉耦合構(gòu)成的基本RS觸發(fā)器。它是無時鐘控制低平直接觸發(fā)的觸發(fā)器;綬S觸發(fā)器具有置“0”、置“1”和保持3種功能。通常稱S為置“1”端,因為S=O時觸發(fā)器被置“1”;尺為置“0”端,因為R=O時觸發(fā)器被置“O”。當S=R=l時狀態(tài)保持,當S=R=O時為不定狀態(tài),應(yīng)當避免這種狀態(tài)。
基本RS觸發(fā)器的邏輯符號如圖3.73(b)所示。二輸入端的邊框外側(cè)都畫有小圓圈,這是因為置1與置0都是低電平有效。
JK觸發(fā)囂
在輸入信號為雙端的情況下,JK觸發(fā)器是功能完善、使用靈活和通用性較強的一種觸發(fā)器。本實驗采用74 LS112雙JK觸發(fā)器,是下降邊沿觸發(fā)的邊沿觸發(fā)器。引腳邏輯圖如圖3.74所示。JK觸發(fā)器的狀態(tài)方程,J和K是數(shù)據(jù)輸入端,是觸發(fā)器狀態(tài)更新的依據(jù),若J、K有兩個或兩個以上輸入端時,組成“與”的關(guān)系。Q和Q為兩個互補輸入端。通常把Q=O、Q=l的狀態(tài)定為觸發(fā)器“0”狀態(tài);而把Q=l,Q=O定為“1”狀態(tài)。
上一篇:實驗原理
熱門點擊
- “發(fā)往本站的幀”包括以下三種幀
- 以太網(wǎng)采用無連接的工作方式
- 觸發(fā)器是能夠存儲1位二進制碼的邏輯電路
- 衛(wèi)星通信的另一特點就是具有較大的傳擂時延
- 中斷法接口電路
- 適配器的作用
- 頻率特性測試儀BT-3G主要性能指標
- 掉電保護電路
- 函數(shù)信號發(fā)生器
- 以太網(wǎng)的信道利用率
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細]