七進(jìn)制計數(shù)器的形成
發(fā)布時間:2015/2/17 9:53:43 訪問次數(shù):830
七進(jìn)制計數(shù)器的形成。計數(shù)器的ADS8342IPFBT七進(jìn)制是通過附加在計數(shù)器中的R—S觸發(fā)器的控制而形成的。其形成過程是這樣的:當(dāng)計數(shù)器在1~7計數(shù)范圍內(nèi)時,其計數(shù)輸出端Q4~01的輸出范圍為0001~0111,即Q4的輸出一直為0。由或非門CD4001中的兩個門Dl、D2組成的R-S觸發(fā)器,它的輸出端控制著計數(shù)器IC1的預(yù)置數(shù)端PE。當(dāng)PE為低電平時,計數(shù)器處于預(yù)置數(shù)狀態(tài),可以預(yù)置數(shù)。當(dāng)PE端為高電平時,停止預(yù)置數(shù)。R-S觸發(fā)器的置0端(Dl的1腳)受輸出端Q4的控制;它的置1端(D2的6腳)受日進(jìn)位脈沖通過D3反
相后的電平的控制。由于R-S觸發(fā)器的翻轉(zhuǎn)受高電平的觸發(fā)而翻轉(zhuǎn),在日計數(shù)器的1~7日期間,Q4 -直為低電平,它對觸發(fā)器不起控制作用。而日進(jìn)位脈沖在平時為低電平,經(jīng)D3反相后變?yōu)楦唠娖郊又罵-S觸發(fā)器的置1端,使觸發(fā)器置1,為高電平,它加至PE端使計數(shù)器不能預(yù)置數(shù)。即使每日的日進(jìn)位脈沖到來時,由于通過D3反相為低電平,對觸發(fā)器也不起作用。所以PE端一直保持高電平不變。
當(dāng)?shù)诎巳眨簿褪窍乱粋星期一到來時,計數(shù)器的輸出由0111變?yōu)?000,即Q4變?yōu)?/span>高電平,這一高屯平立即使R-S觸發(fā)器置O,輸出端變?yōu)榈碗娖,這一低電平加至PE端,使計數(shù)器立即進(jìn)行預(yù)置數(shù),輸出端變?yōu)轭A(yù)置數(shù)0001,即十進(jìn)制數(shù)1。也就是由星期日的 “日”字變?yōu)樾瞧谝坏摹?”字,而不是“8”字。
七進(jìn)制計數(shù)器的形成。計數(shù)器的ADS8342IPFBT七進(jìn)制是通過附加在計數(shù)器中的R—S觸發(fā)器的控制而形成的。其形成過程是這樣的:當(dāng)計數(shù)器在1~7計數(shù)范圍內(nèi)時,其計數(shù)輸出端Q4~01的輸出范圍為0001~0111,即Q4的輸出一直為0。由或非門CD4001中的兩個門Dl、D2組成的R-S觸發(fā)器,它的輸出端控制著計數(shù)器IC1的預(yù)置數(shù)端PE。當(dāng)PE為低電平時,計數(shù)器處于預(yù)置數(shù)狀態(tài),可以預(yù)置數(shù)。當(dāng)PE端為高電平時,停止預(yù)置數(shù)。R-S觸發(fā)器的置0端(Dl的1腳)受輸出端Q4的控制;它的置1端(D2的6腳)受日進(jìn)位脈沖通過D3反
相后的電平的控制。由于R-S觸發(fā)器的翻轉(zhuǎn)受高電平的觸發(fā)而翻轉(zhuǎn),在日計數(shù)器的1~7日期間,Q4 -直為低電平,它對觸發(fā)器不起控制作用。而日進(jìn)位脈沖在平時為低電平,經(jīng)D3反相后變?yōu)楦唠娖郊又罵-S觸發(fā)器的置1端,使觸發(fā)器置1,為高電平,它加至PE端使計數(shù)器不能預(yù)置數(shù)。即使每日的日進(jìn)位脈沖到來時,由于通過D3反相為低電平,對觸發(fā)器也不起作用。所以PE端一直保持高電平不變。
當(dāng)?shù)诎巳,也就是下一個星期一到來時,計數(shù)器的輸出由0111變?yōu)?000,即Q4變?yōu)?/span>高電平,這一高屯平立即使R-S觸發(fā)器置O,輸出端變?yōu)榈碗娖,這一低電平加至PE端,使計數(shù)器立即進(jìn)行預(yù)置數(shù),輸出端變?yōu)轭A(yù)置數(shù)0001,即十進(jìn)制數(shù)1。也就是由星期日的 “日”字變?yōu)樾瞧谝坏摹?”字,而不是“8”字。
熱門點(diǎn)擊
- Msg3最大傳輸次數(shù)(maxHARQ-Msg
- 利用雙向二極管2CTS組成的觸發(fā)電路
- 時間同步的幾種類別
- 高頻信號發(fā)生器電路分析
- 時間計數(shù)器
- TD-LTE系統(tǒng)可以采用同頻組網(wǎng)
- C4的作用
- 七進(jìn)制計數(shù)器的形成
- 全電路主要由兩部分組成
- 時間同步的誤差來源
推薦技術(shù)資料
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究