變頻調(diào)速系統(tǒng)中的抗電磁干擾有哪些措施?
發(fā)布時(shí)間:2015/11/26 22:19:23 訪問次數(shù):397
變頻調(diào)速系統(tǒng)中的抗電磁干擾有哪些措施?
答:根據(jù)電磁學(xué)的基本原理,AD421BR形成電磁干擾需具備三要素,即電磁干擾源、電磁干擾途徑、對電磁干擾敏感的系統(tǒng)。為防止干擾,可果用硬件抗干擾和軟件抗干擾措施。其中,硬件抗干擾最基本和最重要的抗干擾措施,一般從抗和防兩方面人手來抑制干擾,總的原則是抑制和消除干擾源,切斷干擾對系統(tǒng)的耦合通道,降低系統(tǒng)對干擾信號的敏感性。
在一般功率晶體管的應(yīng)用時(shí)代,只要在設(shè)備本身采取一定的抗干擾措施即可解決干擾問題。但現(xiàn)代變頻器由于所用的IGBT的載波頻率高達(dá)3~12kHz,使過去僅考慮諧波的影響是不行的,還必須從配電工程和接地等方面消除高頻的干擾。在工業(yè)現(xiàn)場中,必須采取適當(dāng)的措施降低干擾,把干擾抑制在允許的范圍內(nèi)。具體抗干擾措施在工程上可采用隔離、濾波、屏蔽、接地等方法。
變頻調(diào)速系統(tǒng)中的抗電磁干擾有哪些措施?
答:根據(jù)電磁學(xué)的基本原理,AD421BR形成電磁干擾需具備三要素,即電磁干擾源、電磁干擾途徑、對電磁干擾敏感的系統(tǒng)。為防止干擾,可果用硬件抗干擾和軟件抗干擾措施。其中,硬件抗干擾最基本和最重要的抗干擾措施,一般從抗和防兩方面人手來抑制干擾,總的原則是抑制和消除干擾源,切斷干擾對系統(tǒng)的耦合通道,降低系統(tǒng)對干擾信號的敏感性。
在一般功率晶體管的應(yīng)用時(shí)代,只要在設(shè)備本身采取一定的抗干擾措施即可解決干擾問題。但現(xiàn)代變頻器由于所用的IGBT的載波頻率高達(dá)3~12kHz,使過去僅考慮諧波的影響是不行的,還必須從配電工程和接地等方面消除高頻的干擾。在工業(yè)現(xiàn)場中,必須采取適當(dāng)的措施降低干擾,把干擾抑制在允許的范圍內(nèi)。具體抗干擾措施在工程上可采用隔離、濾波、屏蔽、接地等方法。
熱門點(diǎn)擊
- 交一交變頻器和交一直一交變頻器的異同點(diǎn)是什么
- 刻蝕的目的和問題
- 三相異步電動(dòng)機(jī)銘牌上標(biāo)注的額定功率是什么?
- 變頻器為什么要保護(hù)接地?
- 變頻器的矢量控制和VF控制有何區(qū)別?
- 異丙醇( IPA)蒸氣蒸干法
- 變頻器的加速有哪幾種方式?
- 氧化硅刻蝕( oxide etching)
- 變頻器的使用壽命有多長?
- 三相異步電動(dòng)機(jī)的旋轉(zhuǎn)磁場是怎么形成的?
推薦技術(shù)資料
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究