概率同步和確定性同步
發(fā)布時間:2016/4/8 20:25:42 訪問次數(shù):556
根據(jù)時間同步過程中的隨機性可以分為概率同步和確定性同步模式。概率D16312GB同步保證以一定的概率將時鐘偏差保持在最大值以內(nèi);而確定性同步則保證時鐘偏差一定小于設(shè)定的誤差上界。因此,確定性同步通常需要更多的消息交互和更高的處理能力。
收/發(fā)雙方同步和接收節(jié)點間同步
如果將發(fā)布自己時間信息的節(jié)點稱為發(fā)送節(jié)點,將接收時間信息的節(jié)點稱為接收節(jié)點,那么時間同步的方法就可以分為收/發(fā)雙方同步和接收節(jié)點間同步兩類。
收/發(fā)雙方的時間同步。首先接收節(jié)點發(fā)出發(fā)送時間戳的請求,發(fā)送節(jié)點收到請求后立即發(fā)送帶有時間戳標(biāo)記的消息,接收節(jié)點則根據(jù)收到的時間戳調(diào)整自己的時鐘。在發(fā)送節(jié)點和接收節(jié)點之間周期性地進(jìn)行這樣的時間信息交換和時鐘調(diào)整,就可以將接收節(jié)點的時鐘同步到發(fā)送節(jié)點的時鐘上。顯然,接收節(jié)點在
根據(jù)時間戳調(diào)整自己的時鐘時必須考慮與發(fā)送節(jié)點之間的消息時延。接收節(jié)點可以通過測量收/發(fā)雙方的往返時間來確定消息時延,也就是測量從接收節(jié)點發(fā)出請求到收到時間戳所經(jīng)歷的時間。發(fā)送節(jié)點和接收節(jié)點可以在MAC層進(jìn)行時間戳處理,這樣可以避免發(fā)送時間和接收時間帶來的不確定性,但是媒介訪問時和傳播時間(如果考慮節(jié)點的移動性)仍然有一定的隨機性,因此,精確測量發(fā)送節(jié)點和接收節(jié)點之間的往返時間是困難的。如果收/發(fā)雙發(fā)之間通過多跳通信,由于需要多次進(jìn)行中間節(jié)點的轉(zhuǎn)發(fā)處理,這種不確定性會更加顯著。
根據(jù)時間同步過程中的隨機性可以分為概率同步和確定性同步模式。概率D16312GB同步保證以一定的概率將時鐘偏差保持在最大值以內(nèi);而確定性同步則保證時鐘偏差一定小于設(shè)定的誤差上界。因此,確定性同步通常需要更多的消息交互和更高的處理能力。
收/發(fā)雙方同步和接收節(jié)點間同步
如果將發(fā)布自己時間信息的節(jié)點稱為發(fā)送節(jié)點,將接收時間信息的節(jié)點稱為接收節(jié)點,那么時間同步的方法就可以分為收/發(fā)雙方同步和接收節(jié)點間同步兩類。
收/發(fā)雙方的時間同步。首先接收節(jié)點發(fā)出發(fā)送時間戳的請求,發(fā)送節(jié)點收到請求后立即發(fā)送帶有時間戳標(biāo)記的消息,接收節(jié)點則根據(jù)收到的時間戳調(diào)整自己的時鐘。在發(fā)送節(jié)點和接收節(jié)點之間周期性地進(jìn)行這樣的時間信息交換和時鐘調(diào)整,就可以將接收節(jié)點的時鐘同步到發(fā)送節(jié)點的時鐘上。顯然,接收節(jié)點在
根據(jù)時間戳調(diào)整自己的時鐘時必須考慮與發(fā)送節(jié)點之間的消息時延。接收節(jié)點可以通過測量收/發(fā)雙方的往返時間來確定消息時延,也就是測量從接收節(jié)點發(fā)出請求到收到時間戳所經(jīng)歷的時間。發(fā)送節(jié)點和接收節(jié)點可以在MAC層進(jìn)行時間戳處理,這樣可以避免發(fā)送時間和接收時間帶來的不確定性,但是媒介訪問時和傳播時間(如果考慮節(jié)點的移動性)仍然有一定的隨機性,因此,精確測量發(fā)送節(jié)點和接收節(jié)點之間的往返時間是困難的。如果收/發(fā)雙發(fā)之間通過多跳通信,由于需要多次進(jìn)行中間節(jié)點的轉(zhuǎn)發(fā)處理,這種不確定性會更加顯著。
熱門點擊
- 靈敏度大小比較
- 最大反向峰值脈沖電流/PP
- Proteus 8提供了一個全新的所見即所得
- 浪涌電壓和靜電放電造成的損害是人所共知的
- 詳細(xì)介紹該軟件的各種主要功能和使用方法
- Gi接口分析方法
- 參數(shù)MBCR
- 傅里葉變換
- 元器件名稱
- Proteus 8啟動界面
推薦技術(shù)資料
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究