芯片燒毀
發(fā)布時(shí)間:2016/6/9 22:38:39 訪(fǎng)問(wèn)次數(shù):1048
芯片燒毀。隨著集ADC0809CCV成度的增加,器件尺寸在減小,按等比例縮小原理,器件尺寸縮小佬倍,電源電壓減少佬倍,摻雜濃度增加庀倍。這一比例縮小規(guī)則已令人滿(mǎn)意地使器件溝道長(zhǎng)度縮小到90nm,但這里有兩個(gè)致命的可靠性問(wèn)題。首先是線(xiàn)電流密度增加七倍,使電遷移危險(xiǎn)增加,其次是柵氧化層中的電場(chǎng)增強(qiáng)。如果器件為保持與現(xiàn)有邏輯兼容而以保持恒定電源電壓的等比例縮小時(shí),這些影響將更為 嚴(yán)重,電流密度將以縮小因子的三次方增加,電場(chǎng)也將隨縮小因子而增強(qiáng),這使功率密度增強(qiáng),結(jié)溫更高。
MOS器件的柵氧化層對(duì)電場(chǎng)增強(qiáng)特別敏感,高場(chǎng)強(qiáng)的電場(chǎng)將引起薄氧化層的擊穿和熱電子的俘獲。柵氧化層的擊穿是MOs器件的基本失效機(jī)理,目前MOs器件的柵氧化層厚度可以小于1.2nm。
當(dāng)過(guò)大的輸入信號(hào)或電源電壓加到芯片上時(shí),會(huì)產(chǎn)生器件的大面積燒毀或芯片上產(chǎn)生嚴(yán)重的過(guò)應(yīng)力擊穿點(diǎn),這就是芯片燒毀。
芯片燒毀。隨著集ADC0809CCV成度的增加,器件尺寸在減小,按等比例縮小原理,器件尺寸縮小佬倍,電源電壓減少佬倍,摻雜濃度增加庀倍。這一比例縮小規(guī)則已令人滿(mǎn)意地使器件溝道長(zhǎng)度縮小到90nm,但這里有兩個(gè)致命的可靠性問(wèn)題。首先是線(xiàn)電流密度增加七倍,使電遷移危險(xiǎn)增加,其次是柵氧化層中的電場(chǎng)增強(qiáng)。如果器件為保持與現(xiàn)有邏輯兼容而以保持恒定電源電壓的等比例縮小時(shí),這些影響將更為 嚴(yán)重,電流密度將以縮小因子的三次方增加,電場(chǎng)也將隨縮小因子而增強(qiáng),這使功率密度增強(qiáng),結(jié)溫更高。
MOS器件的柵氧化層對(duì)電場(chǎng)增強(qiáng)特別敏感,高場(chǎng)強(qiáng)的電場(chǎng)將引起薄氧化層的擊穿和熱電子的俘獲。柵氧化層的擊穿是MOs器件的基本失效機(jī)理,目前MOs器件的柵氧化層厚度可以小于1.2nm。
當(dāng)過(guò)大的輸入信號(hào)或電源電壓加到芯片上時(shí),會(huì)產(chǎn)生器件的大面積燒毀或芯片上產(chǎn)生嚴(yán)重的過(guò)應(yīng)力擊穿點(diǎn),這就是芯片燒毀。
熱門(mén)點(diǎn)擊
- N型半導(dǎo)體中摻入的雜質(zhì)為磷或其他五價(jià)元素
- 刮刀印刷角度
- 嚴(yán)重影響了人們的健康和生活質(zhì)量
- Proteus通過(guò)Gerber與其他EDA軟
- 集成電路的主要失效機(jī)理
- 直接觀察法
- 現(xiàn)代電子裝聯(lián)工藝裝備的基本概念
- 離子注入的特點(diǎn)
- 輻射加熱
- 自動(dòng)布局和手動(dòng)、自動(dòng)結(jié)合布局的結(jié)果對(duì)比
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- 28nm雷達(dá)單片微波集成電路(MMIC)
- VS775S單端口ASA-ML
- 通用第五代R-Car X5 S
- 最新一代高性能FPGA原型驗(yàn)證系統(tǒng)
- NVIDIA DRIVE AGX Thor智
- 新一代 GeForce RTX
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究