某PCB沒(méi)有分地時(shí)的數(shù)字電路噪聲干擾
發(fā)布時(shí)間:2017/6/28 19:15:25 訪問(wèn)次數(shù):423
可見(jiàn),分地設(shè)計(jì)不能輕易實(shí)施,實(shí)際產(chǎn)品設(shè)計(jì)中,在以下幾種情況下,才可以考慮分地,TAS5760MDAPR總體上可以分為兩種:
(1)通常發(fā)生在單面板和雙面板情況下。當(dāng)單面板和雙面板注定不能設(shè)計(jì)出較完整的地平面時(shí),可以通過(guò)分地適當(dāng)降低產(chǎn)品整體的EMC性能,以改善數(shù);旌想娐分g的干擾問(wèn)題。
(2)發(fā)生在本來(lái)可以具有地平面的4層板以上的PCB設(shè)計(jì)中。如圖6.95和圖6.96所示分別是某一PCB沒(méi)有分地時(shí)的數(shù)字電路噪聲干擾流徑圖和某一PCB分地時(shí)的數(shù)字電路噪聲干擾流徑圖。
可見(jiàn),分地設(shè)計(jì)不能輕易實(shí)施,實(shí)際產(chǎn)品設(shè)計(jì)中,在以下幾種情況下,才可以考慮分地,TAS5760MDAPR總體上可以分為兩種:
(1)通常發(fā)生在單面板和雙面板情況下。當(dāng)單面板和雙面板注定不能設(shè)計(jì)出較完整的地平面時(shí),可以通過(guò)分地適當(dāng)降低產(chǎn)品整體的EMC性能,以改善數(shù)模混合電路之間的干擾問(wèn)題。
(2)發(fā)生在本來(lái)可以具有地平面的4層板以上的PCB設(shè)計(jì)中。如圖6.95和圖6.96所示分別是某一PCB沒(méi)有分地時(shí)的數(shù)字電路噪聲干擾流徑圖和某一PCB分地時(shí)的數(shù)字電路噪聲干擾流徑圖。
熱門(mén)點(diǎn)擊
- 二氧化硅的濕法刻蝕
- 鎢的刻蝕
- 氮化硅的干法刻蝕
- 埋層的制備
- 芯片互連技術(shù)
- 兩平行導(dǎo)線(xiàn)之間的距離對(duì)其寄生電容的影響
- 目前市場(chǎng)上出現(xiàn)的BGA封裝,按基板的種類(lèi)
- WLR――硅片級(jí)可靠性測(cè)試
- 電子束光刻膠
- 光刻工藝對(duì)掩模板的質(zhì)量要求歸納
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車(chē)半導(dǎo)體
- 人形機(jī)器人技術(shù)結(jié)構(gòu)設(shè)計(jì)及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究