印制電路板設(shè)計(jì)時(shí)通常在板子的關(guān)鍵部位設(shè)置退耦電容
發(fā)布時(shí)間:2018/1/19 22:11:59 訪問次數(shù):531
一般來說,印制電路板設(shè)計(jì)時(shí)通常在板子的關(guān)鍵部位設(shè)置退耦電容。退耦電PCI1520GHK容由集成電路的速度和工作頻率所決定,通常來說,速度越快,頻率越高,所需的電容容量越小,且需使用高頻電容。以下為退耦電容的設(shè)計(jì)要求。
(1)電源輸入端需配置一個(gè)10~100uF的電解電容,也可以將一只10uF的電解電容和一只0.1uF的瓷片電容并聯(lián)后接在電源的輸人端。當(dāng)電源線在印制電路板內(nèi)的長(zhǎng)度大于100mm時(shí)應(yīng)再加一組電容。
(2)板子上至少每4~8個(gè)集成芯片的電源處需連接一個(gè)1~10pF的電容。若印制板空間允許,則最好每個(gè)集成芯片的電源處都應(yīng)連接一個(gè)0.01pF的瓷片電容。這里的退耦電容要加在電源線和地線之間。
(3)對(duì)于如RAM、R0M存儲(chǔ)器這樣的抗噪能力較差、電源斷開時(shí)變化較大的器件,應(yīng)在芯片的電源和地之間接入退耦電容。
(4)若板中有繼電器、按鈕等元器件時(shí),必須在電路中加入RC電路進(jìn)行放電,以防操作時(shí)產(chǎn)生放電火花。
(5)C0MS芯片的輸人阻抗比較高,極易受到外界的干擾,在使用時(shí)不用的輸人端要正確的進(jìn)行接地或接電源處理。
(6)退耦電容的引線不能留得太長(zhǎng),尤其在高頻電路中的旁路電容引線更要短。
一般來說,印制電路板設(shè)計(jì)時(shí)通常在板子的關(guān)鍵部位設(shè)置退耦電容。退耦電PCI1520GHK容由集成電路的速度和工作頻率所決定,通常來說,速度越快,頻率越高,所需的電容容量越小,且需使用高頻電容。以下為退耦電容的設(shè)計(jì)要求。
(1)電源輸入端需配置一個(gè)10~100uF的電解電容,也可以將一只10uF的電解電容和一只0.1uF的瓷片電容并聯(lián)后接在電源的輸人端。當(dāng)電源線在印制電路板內(nèi)的長(zhǎng)度大于100mm時(shí)應(yīng)再加一組電容。
(2)板子上至少每4~8個(gè)集成芯片的電源處需連接一個(gè)1~10pF的電容。若印制板空間允許,則最好每個(gè)集成芯片的電源處都應(yīng)連接一個(gè)0.01pF的瓷片電容。這里的退耦電容要加在電源線和地線之間。
(3)對(duì)于如RAM、R0M存儲(chǔ)器這樣的抗噪能力較差、電源斷開時(shí)變化較大的器件,應(yīng)在芯片的電源和地之間接入退耦電容。
(4)若板中有繼電器、按鈕等元器件時(shí),必須在電路中加入RC電路進(jìn)行放電,以防操作時(shí)產(chǎn)生放電火花。
(5)C0MS芯片的輸人阻抗比較高,極易受到外界的干擾,在使用時(shí)不用的輸人端要正確的進(jìn)行接地或接電源處理。
(6)退耦電容的引線不能留得太長(zhǎng),尤其在高頻電路中的旁路電容引線更要短。
熱門點(diǎn)擊
- 變頻與工頻切換的控制電路
- 三相橋式PWM逆變電路
- 1GBT的結(jié)構(gòu)與基本工作原理
- 電壓輸出衰減開關(guān)(ATTENUATOR):
- 天線是輻射發(fā)射測(cè)試的傳感器
- 校準(zhǔn)的檢測(cè)原理:
- 給出滿足設(shè)計(jì)指標(biāo)要求的音頻放大器實(shí)驗(yàn)原理圖
- 采用正確的加熱方法
- 通用變頻器的發(fā)展過程
- 通用變頻器使用的功率器件不斷更新?lián)Q代
推薦技術(shù)資料
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機(jī)器人技術(shù)結(jié)構(gòu)設(shè)計(jì)及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究