AD574A與89C52的接口
發(fā)布時(shí)間:2018/2/5 21:52:24 訪問(wèn)次數(shù):788
典型應(yīng)用如圖45,9所示。 HZICCM108AH48X0G
由于AD574A芯片內(nèi)部有時(shí)鐘,所以無(wú)須外加時(shí)鐘信號(hào)。電路采用單極性輸入方式,可對(duì)0~10V或0~⒛V模擬信號(hào)進(jìn)行轉(zhuǎn)換。轉(zhuǎn)換結(jié)果的高8位從Dll~D4輸出,低4位從D3~D0輸出,并直接與單片機(jī)的數(shù)據(jù)總線相連。為了實(shí)現(xiàn)啟動(dòng)A/D轉(zhuǎn)換和轉(zhuǎn)換結(jié)果的讀出,AD574A的片選信號(hào)由地址總線的Al提供,在讀/寫時(shí),Al設(shè)置為低電平;AD574A的CE信號(hào)由w’R和地址總線的A,經(jīng)一級(jí)或非門提供,Ryc則是由RD和A7經(jīng)一級(jí)或非門提供,可見(jiàn)在讀/寫時(shí),A7應(yīng)為低電平。
輸出狀態(tài)信號(hào)STS接P32端供單片機(jī)查詢,以判斷A/D轉(zhuǎn)換是否結(jié)束。12/8端接+5V,AD574A的AO由地址總線的AO控制,以實(shí)現(xiàn)A/D全12位轉(zhuǎn)換,并將^12位數(shù)據(jù)分兩次送入數(shù)據(jù)總線。
典型應(yīng)用如圖45,9所示。 HZICCM108AH48X0G
由于AD574A芯片內(nèi)部有時(shí)鐘,所以無(wú)須外加時(shí)鐘信號(hào)。電路采用單極性輸入方式,可對(duì)0~10V或0~⒛V模擬信號(hào)進(jìn)行轉(zhuǎn)換。轉(zhuǎn)換結(jié)果的高8位從Dll~D4輸出,低4位從D3~D0輸出,并直接與單片機(jī)的數(shù)據(jù)總線相連。為了實(shí)現(xiàn)啟動(dòng)A/D轉(zhuǎn)換和轉(zhuǎn)換結(jié)果的讀出,AD574A的片選信號(hào)由地址總線的Al提供,在讀/寫時(shí),Al設(shè)置為低電平;AD574A的CE信號(hào)由w’R和地址總線的A,經(jīng)一級(jí)或非門提供,Ryc則是由RD和A7經(jīng)一級(jí)或非門提供,可見(jiàn)在讀/寫時(shí),A7應(yīng)為低電平。
輸出狀態(tài)信號(hào)STS接P32端供單片機(jī)查詢,以判斷A/D轉(zhuǎn)換是否結(jié)束。12/8端接+5V,AD574A的AO由地址總線的AO控制,以實(shí)現(xiàn)A/D全12位轉(zhuǎn)換,并將^12位數(shù)據(jù)分兩次送入數(shù)據(jù)總線。
上一篇: AD7896及其典型應(yīng)用
熱門點(diǎn)擊
- 常用電阻器的精度等級(jí)
- 二階濾波器的標(biāo)準(zhǔn)傳輸函數(shù)表達(dá)式及其零-極點(diǎn)分
- 光電二極管的分類與應(yīng)用
- 泛音晶體振蕩電路的設(shè)計(jì)
- 掌握MM440變頻器的基本參數(shù)輸入
- C/D/E/G接口使用的都是MAP協(xié)議
- 1GBT的主要參數(shù)
- 啟動(dòng)頻率
- 晶振底下保證地平面完整的原因是
- 鍵盤掃描編碼電路
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- 英特爾酷睿Ultra處理器驅(qū)動(dòng)
- 散熱片 Crucial P31
- 三星F-DVFS(全動(dòng)態(tài)電壓頻
- 業(yè)界首款12納米級(jí)LPDDR5X DRAM
- 移動(dòng)端NAND閃存解決方案ZUFS 4.0
- 48GB 16層HBM3E結(jié)構(gòu)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究