負載的變化會引起電源騷擾
發(fā)布時間:2019/2/4 19:36:07 訪問次數(shù):901
在直流電源回路中,負載的變化會引起電源騷擾。例如,在數(shù)字電路中,當(dāng)電路從一種狀態(tài)轉(zhuǎn)換為另一種狀態(tài)時,就會在電源線上產(chǎn)生一個很大的尖峰電流,成瞬變的騷擾電壓。A3933SEQ局部去耦能夠減少沿著電源干線的騷擾傳播。連接在PCB的電源輸入口與地的大容量旁路電容起著一個低頻騷擾濾波器的作用,同時作為一個電能儲存器以滿足突發(fā)的功率需求。此外,在每個℃的電源和地之間都應(yīng)當(dāng)有去耦電容,這些去耦電容應(yīng)該盡可能的接近£電源引腳,這將有助于濾除IC的開關(guān)騷擾。
對于抗噪能力弱、開關(guān)時電流變化大的器件,如RAM、RoM存儲器件,應(yīng)在 芯片的電源線和地線之間直接接人去耦電容。 電容引線不能太長,尤其是高頻旁路電容不能有引線,應(yīng)使用貼片陶瓷
電容。
去耦電容值的選取并不嚴格,可按C〓1〃計算:即10MHz的電路取0.1uF。 對微控制器構(gòu)成的系統(tǒng),取0.1~0.01uF之間都可以。好的高頻去耦電容可以去 除高達1GHz的高頻成分。陶瓷片電容或多層陶瓷電容的高頻特性較好。 此外,還應(yīng)注意以下兩點。
在印制板中有接觸器、繼電器、按鈕等元器件時,操作它們時均會產(chǎn)生較大火花放 電,必須采用RC吸收電路來吸收放電電流,一般R取1~2kΩ,C取2.2~4.7uFo CMOs電路的輸入阻抗很高,且易受感應(yīng),因此在使用時對不用端要通過電阻接地或接電源,不允許懸空。
配置去耦電容可以抑制因負載變化而產(chǎn)生的騷擾,其配置原則如下。
在PCB的電源入口處,其電源、地線之間應(yīng)加上去耦電容。經(jīng)常并聯(lián)一大(10~220uF)一小(0.1uF)兩個電容或者并聯(lián)兩個一樣大的大電容,以用于直流電源去耦。大電容用于去除低頻干擾,小電容用于去除高頻干擾。
原則上每個中小規(guī)模IC芯片都應(yīng)布置一個0.01uF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1~10uF的鉭電容(這種去耦方式不允許使用在高速電路中)。這種器件的高頻阻抗小,在500kHz~⒛MHz范圍內(nèi)阻抗小于1Ω,而且漏電流很小(0.5uA以下)。最好不用鋁電解電容,鋁電解電容是兩層溥膜卷起來的,這種結(jié)構(gòu)在高頻時表現(xiàn)為電感。
在直流電源回路中,負載的變化會引起電源騷擾。例如,在數(shù)字電路中,當(dāng)電路從一種狀態(tài)轉(zhuǎn)換為另一種狀態(tài)時,就會在電源線上產(chǎn)生一個很大的尖峰電流,成瞬變的騷擾電壓。A3933SEQ局部去耦能夠減少沿著電源干線的騷擾傳播。連接在PCB的電源輸入口與地的大容量旁路電容起著一個低頻騷擾濾波器的作用,同時作為一個電能儲存器以滿足突發(fā)的功率需求。此外,在每個℃的電源和地之間都應(yīng)當(dāng)有去耦電容,這些去耦電容應(yīng)該盡可能的接近£電源引腳,這將有助于濾除IC的開關(guān)騷擾。
對于抗噪能力弱、開關(guān)時電流變化大的器件,如RAM、RoM存儲器件,應(yīng)在 芯片的電源線和地線之間直接接人去耦電容。 電容引線不能太長,尤其是高頻旁路電容不能有引線,應(yīng)使用貼片陶瓷
電容。
去耦電容值的選取并不嚴格,可按C〓1〃計算:即10MHz的電路取0.1uF。 對微控制器構(gòu)成的系統(tǒng),取0.1~0.01uF之間都可以。好的高頻去耦電容可以去 除高達1GHz的高頻成分。陶瓷片電容或多層陶瓷電容的高頻特性較好。 此外,還應(yīng)注意以下兩點。
在印制板中有接觸器、繼電器、按鈕等元器件時,操作它們時均會產(chǎn)生較大火花放 電,必須采用RC吸收電路來吸收放電電流,一般R取1~2kΩ,C取2.2~4.7uFo CMOs電路的輸入阻抗很高,且易受感應(yīng),因此在使用時對不用端要通過電阻接地或接電源,不允許懸空。
配置去耦電容可以抑制因負載變化而產(chǎn)生的騷擾,其配置原則如下。
在PCB的電源入口處,其電源、地線之間應(yīng)加上去耦電容。經(jīng)常并聯(lián)一大(10~220uF)一小(0.1uF)兩個電容或者并聯(lián)兩個一樣大的大電容,以用于直流電源去耦。大電容用于去除低頻干擾,小電容用于去除高頻干擾。
原則上每個中小規(guī)模IC芯片都應(yīng)布置一個0.01uF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1~10uF的鉭電容(這種去耦方式不允許使用在高速電路中)。這種器件的高頻阻抗小,在500kHz~⒛MHz范圍內(nèi)阻抗小于1Ω,而且漏電流很小(0.5uA以下)。最好不用鋁電解電容,鋁電解電容是兩層溥膜卷起來的,這種結(jié)構(gòu)在高頻時表現(xiàn)為電感。
熱門點擊
- 關(guān)電源初級地與次級地之間的隔離電容也須使用Y
- 當(dāng)半導(dǎo)體工藝發(fā)展到45nm節(jié)點以下
- 接觸模式是AM最直接的成像模式
- 探針的定位與掃描需要非常高的尺寸精度
- 碰撞電離產(chǎn)生的電子空穴對會產(chǎn)生更多的電子空穴
- 掩膜版的制作使用電子束和激光曝光的方式
- 淺槽隔離巾溝槽頂部圓弧結(jié)構(gòu)對減少器件漏電是有
- 氧化物的刻蝕速率隨著氧氣的百分比的提高而下降
- 地線面的一個主要好處是能夠使輻射的環(huán)路最小
- 核心區(qū)域和I/O區(qū)域都已經(jīng)生長了晶體管以后
推薦技術(shù)資料
- 全新高端射頻儀器
- 集成32位RISC-V處理器&
- 第三代半導(dǎo)體和圖像傳感器 參數(shù)封裝應(yīng)用
- 汽車半導(dǎo)體
- 人形機器人技術(shù)結(jié)構(gòu)設(shè)計及發(fā)展分
- 紫光芯片云3.0整體解決方案
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究