單片機(jī)的RXD和TXD口與SCL和SDA分別相連進(jìn)行讀寫操作
發(fā)布時(shí)間:2022/11/27 17:14:27 訪問次數(shù):3217
硬件中的核心是AT89C51/LV51單片機(jī)。它是一種低功耗/低電壓/高性能的8位單片機(jī),片內(nèi)帶有一個(gè)數(shù)KB的flash可編程/可擦除/只讀存儲(chǔ)器;它采用了cmos工藝和高密度非易失性存儲(chǔ)器技術(shù),而且其輸出引腳和指令系統(tǒng)都與MCS-51兼容。
存儲(chǔ)流量用的存儲(chǔ)器是Atmel生產(chǎn)的AT24C16系列。它是一種帶閃2KB的可電擦除、可編程的只讀存儲(chǔ)器;通過單片機(jī)的RXD和TXD口與它的SCL和SDA分別相連,進(jìn)行讀寫操作。
測(cè)量時(shí),有一個(gè)1s的硬件復(fù)位電路接到RESET端,使單片機(jī)定時(shí)復(fù)位。單片機(jī)采用省電模式工作,每次輸入、累計(jì)、顯示處理后等待喚醒,這樣工作功耗非常小。設(shè)置補(bǔ)償系數(shù)時(shí),復(fù)位引腳正常連接。
從低功耗的角度看,需要較低的頻率,但是在實(shí)時(shí)應(yīng)用中為了快速響應(yīng)外部事件又需要有比較快的系統(tǒng)時(shí)鐘。這就需要系統(tǒng)具有兩個(gè)高低不同的頻率,在需要的時(shí)候可以在兩個(gè)頻率之間進(jìn)行切換。
為了保證切換迅速/時(shí)間延遲少,又要求低Q值振蕩器,同時(shí)切換時(shí)往往造成時(shí)鐘頻率的不穩(wěn)定,這對(duì)于要求頻率穩(wěn)定的系統(tǒng),如實(shí)時(shí)時(shí)鐘RTC而言又是不適合的。
設(shè)計(jì)一個(gè)完全達(dá)到以上要求的時(shí)鐘系統(tǒng)是很困難的,MSP430采用了一種折衷辦法,即在CPU外使用一個(gè)較低的頻率為32 768Hz的鐘表晶體振蕩器生成輔助時(shí)鐘ACLK,能夠保證一些低頻率應(yīng)用場(chǎng)合的要求,對(duì)于一些低頻工作的外設(shè)而言可以直接作為信號(hào)源或時(shí)鐘,而無需增加額外的分頻電路.
M430/OS有以下特點(diǎn):
采用占先式內(nèi)核,即高優(yōu)先級(jí)的任務(wù)可以從低優(yōu)先級(jí)任務(wù)“搶”回CPU控制權(quán);
每個(gè)任務(wù)都單獨(dú)開辟一個(gè)任務(wù)棧;
每個(gè)任務(wù)占十幾到幾百字節(jié)的任務(wù)堆棧,任務(wù)棧的大小可以根據(jù)任務(wù)中現(xiàn)場(chǎng)數(shù)據(jù)、局部變量和嵌套調(diào)用的情況估算;
每個(gè)任務(wù)各分配一個(gè)優(yōu)先級(jí),不支持兩個(gè)任務(wù)有相同的優(yōu)先級(jí);
不支持信號(hào)量、郵箱功能.
上海德懿電子科技有限公司 www.deyie.com
來源:21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。圖片供參考
硬件中的核心是AT89C51/LV51單片機(jī)。它是一種低功耗/低電壓/高性能的8位單片機(jī),片內(nèi)帶有一個(gè)數(shù)KB的flash可編程/可擦除/只讀存儲(chǔ)器;它采用了cmos工藝和高密度非易失性存儲(chǔ)器技術(shù),而且其輸出引腳和指令系統(tǒng)都與MCS-51兼容。
存儲(chǔ)流量用的存儲(chǔ)器是Atmel生產(chǎn)的AT24C16系列。它是一種帶閃2KB的可電擦除、可編程的只讀存儲(chǔ)器;通過單片機(jī)的RXD和TXD口與它的SCL和SDA分別相連,進(jìn)行讀寫操作。
測(cè)量時(shí),有一個(gè)1s的硬件復(fù)位電路接到RESET端,使單片機(jī)定時(shí)復(fù)位。單片機(jī)采用省電模式工作,每次輸入、累計(jì)、顯示處理后等待喚醒,這樣工作功耗非常小。設(shè)置補(bǔ)償系數(shù)時(shí),復(fù)位引腳正常連接。
從低功耗的角度看,需要較低的頻率,但是在實(shí)時(shí)應(yīng)用中為了快速響應(yīng)外部事件又需要有比較快的系統(tǒng)時(shí)鐘。這就需要系統(tǒng)具有兩個(gè)高低不同的頻率,在需要的時(shí)候可以在兩個(gè)頻率之間進(jìn)行切換。
為了保證切換迅速/時(shí)間延遲少,又要求低Q值振蕩器,同時(shí)切換時(shí)往往造成時(shí)鐘頻率的不穩(wěn)定,這對(duì)于要求頻率穩(wěn)定的系統(tǒng),如實(shí)時(shí)時(shí)鐘RTC而言又是不適合的。
設(shè)計(jì)一個(gè)完全達(dá)到以上要求的時(shí)鐘系統(tǒng)是很困難的,MSP430采用了一種折衷辦法,即在CPU外使用一個(gè)較低的頻率為32 768Hz的鐘表晶體振蕩器生成輔助時(shí)鐘ACLK,能夠保證一些低頻率應(yīng)用場(chǎng)合的要求,對(duì)于一些低頻工作的外設(shè)而言可以直接作為信號(hào)源或時(shí)鐘,而無需增加額外的分頻電路.
M430/OS有以下特點(diǎn):
采用占先式內(nèi)核,即高優(yōu)先級(jí)的任務(wù)可以從低優(yōu)先級(jí)任務(wù)“搶”回CPU控制權(quán);
每個(gè)任務(wù)都單獨(dú)開辟一個(gè)任務(wù)棧;
每個(gè)任務(wù)占十幾到幾百字節(jié)的任務(wù)堆棧,任務(wù)棧的大小可以根據(jù)任務(wù)中現(xiàn)場(chǎng)數(shù)據(jù)、局部變量和嵌套調(diào)用的情況估算;
每個(gè)任務(wù)各分配一個(gè)優(yōu)先級(jí),不支持兩個(gè)任務(wù)有相同的優(yōu)先級(jí);
不支持信號(hào)量、郵箱功能.
上海德懿電子科技有限公司 www.deyie.com
來源:21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。圖片供參考
熱門點(diǎn)擊
- 單片機(jī)的RXD和TXD口與SCL和SDA分別
- 數(shù)據(jù)總線允許8位或16位訪問方式并允許動(dòng)態(tài)改
- 集電結(jié)和發(fā)射結(jié)的正向電阻相等則該NPN型三極
- 單刀雙擲開關(guān)(SP2T)以及可旁路低噪聲放大
- AGND與DGND間串入反向并聯(lián)二極管使兩點(diǎn)
- 觸發(fā)單脈沖產(chǎn)生用門電路將6路單脈沖合為6路雙
- 電容引腳出現(xiàn)松脫或銹斷現(xiàn)象微調(diào)電容器無旋轉(zhuǎn)柄
- CAN/CANFD的波特率的電池包CANFD
- 為補(bǔ)償因電動(dòng)機(jī)定子繞組電阻所引起的低速時(shí)轉(zhuǎn)矩
- 正弦交流電頻率交流電流單位時(shí)間內(nèi)電流方向改變
推薦技術(shù)資料
- 電動(dòng)吸錫烙鐵
- 用12V/2A的電源為電磁閥和泵供電,F(xiàn)QPF9N50... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究