集成運(yùn)放器的基本特性
發(fā)布時(shí)間:2007/8/15 0:00:00 訪問次數(shù):524
圖YF是集成運(yùn)放的符號(hào)圖,1、2端是信號(hào)輸入端,5是輸出端,3、4是工作電壓端,在實(shí)際中還有調(diào)零端,頻率補(bǔ)償端和偏置端等輔助端。在輸入端中標(biāo)有“+”號(hào)的是同相端,標(biāo)有“—”號(hào)的是反相端,當(dāng)信號(hào)從同相端輸入時(shí),輸出信號(hào)和輸入信號(hào)同相,反之則反。集成運(yùn)放器的輸入電路均都是采用差分放大器。它的輸入信號(hào)電壓和輸出信號(hào)電壓的關(guān)系是V0=K(V2-V1),式中K是運(yùn)放器的放大倍數(shù),K是非常大的,可達(dá)幾十萬倍,這是運(yùn)放大器和差分放大器的區(qū)別,而且集成運(yùn)放器的兩個(gè)輸入端對(duì)地輸入阻抗非常高,一般達(dá)幾百千歐到幾兆歐,因此在實(shí)際應(yīng)用中,常常把集成運(yùn)放器看成是一個(gè)所謂“理想運(yùn)算放大器”,其有兩個(gè)基本特性:1、輸入租抗為∞;2、增益為∞。根據(jù)這兩個(gè)條件可以作出以下推論:1、輸入電流I1、I2都為0,這是因?yàn)槠漭斎胱杩篂椤薜脑颍?、因?yàn)镵=∞又根據(jù)輸入和輸出端的關(guān)系V2-V1=V0/K,所以認(rèn)為運(yùn)放器的兩個(gè)輸入端的電位差為零。
圖YF是集成運(yùn)放的符號(hào)圖,1、2端是信號(hào)輸入端,5是輸出端,3、4是工作電壓端,在實(shí)際中還有調(diào)零端,頻率補(bǔ)償端和偏置端等輔助端。在輸入端中標(biāo)有“+”號(hào)的是同相端,標(biāo)有“—”號(hào)的是反相端,當(dāng)信號(hào)從同相端輸入時(shí),輸出信號(hào)和輸入信號(hào)同相,反之則反。集成運(yùn)放器的輸入電路均都是采用差分放大器。它的輸入信號(hào)電壓和輸出信號(hào)電壓的關(guān)系是V0=K(V2-V1),式中K是運(yùn)放器的放大倍數(shù),K是非常大的,可達(dá)幾十萬倍,這是運(yùn)放大器和差分放大器的區(qū)別,而且集成運(yùn)放器的兩個(gè)輸入端對(duì)地輸入阻抗非常高,一般達(dá)幾百千歐到幾兆歐,因此在實(shí)際應(yīng)用中,常常把集成運(yùn)放器看成是一個(gè)所謂“理想運(yùn)算放大器”,其有兩個(gè)基本特性:1、輸入租抗為∞;2、增益為∞。根據(jù)這兩個(gè)條件可以作出以下推論:1、輸入電流I1、I2都為0,這是因?yàn)槠漭斎胱杩篂椤薜脑颍?、因?yàn)镵=∞又根據(jù)輸入和輸出端的關(guān)系V2-V1=V0/K,所以認(rèn)為運(yùn)放器的兩個(gè)輸入端的電位差為零。
上一篇:OTL功放電路中的自舉電容
熱門點(diǎn)擊
- 用4:1數(shù)據(jù)選擇器實(shí)現(xiàn)全加器邏輯功能
- 設(shè)計(jì)一個(gè)帶有進(jìn)位輸出端的七進(jìn)制加法計(jì)數(shù)器
- 目前AD/DA的常用芯片介紹
- 網(wǎng)上成功交易必備的五大要素
- IrDA簡(jiǎn)介
- 可控溫的電熱毯溫控器電路圖(圖)
- 常見ttl,cmos型號(hào)介紹
- 交流電的最大值與有效值
- 元器件常識(shí):74系列芯片功能大全
- 受控源
推薦技術(shù)資料
- FU-19推挽功放制作
- FU-19是國(guó)產(chǎn)大功率發(fā)射雙四極功率電二管,EPL20... [詳細(xì)]
- 第8代1800A/1200V
- 1200V CoolSiC嵌入
- PCB嵌入式功率芯片封裝應(yīng)用研究
- 反射傳感器簡(jiǎn)化光電開關(guān)設(shè)計(jì)
- 導(dǎo)電性高分子混合鋁電解電容器
- PCIe Gen4 SSD主控芯片
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究