組合邏輯電路的設(shè)計(jì)
發(fā)布時(shí)間:2012/2/6 20:18:39 訪問次數(shù):2012
設(shè)計(jì)任務(wù)書
設(shè)計(jì)目的CNW135
(1)熟悉數(shù)字集成電路器件的性能和使用方法。
(2)初步掌握組合邏輯電路的設(shè)計(jì)方法。
(3)培養(yǎng)學(xué)生運(yùn)用已掌握的電路,電子理論,進(jìn)行設(shè)計(jì)、創(chuàng)新的能力的培養(yǎng)與提高。
設(shè)計(jì)任務(wù)
1.設(shè)計(jì)三人表決邏輯電路。
當(dāng)多數(shù)人贊同(輸入為“1”)時(shí),表決電路的輸出為“1”。并要求:
①用二輸入與非門設(shè)計(jì)該電路,并實(shí)現(xiàn)。
②用全加器設(shè)計(jì)該電路,并實(shí)現(xiàn)。
2.設(shè)計(jì)多人表決電路。
某項(xiàng)體育比賽A、B、C三個(gè)副裁判和一個(gè)D主裁判,主裁判的裁定計(jì)二票,其他裁判的裁定計(jì)一票,設(shè)計(jì)一個(gè)表決電路,要求在多數(shù)票同意得分時(shí)電路發(fā)出得分信號(hào)(≥3票)。
3.設(shè)計(jì)舉重比賽裁判電路
若舉重比賽設(shè)一個(gè)主裁判兩個(gè)副裁判,兩個(gè)以上裁判且必須有主裁判同意通過時(shí),表示成功。設(shè)計(jì)一個(gè)電路實(shí)現(xiàn)此功能。
4.設(shè)計(jì)全加器
根據(jù)實(shí)驗(yàn)室提供的器件,采用兩種不同的方案設(shè)計(jì)一個(gè)全加器,并實(shí)現(xiàn)。
5.設(shè)計(jì)三輸入邏輯判斷電路
根據(jù)實(shí)驗(yàn)室提供的器件,設(shè)計(jì)三輸入邏輯判斷電路,并實(shí)現(xiàn)。
三輸入邏輯判斷電路功能:當(dāng)A、B、C三輸入信號(hào)全為“1”或全為“0”時(shí),電路的輸出為“1”,否則為“O”。
設(shè)計(jì)要求
(1)設(shè)計(jì)任務(wù)申的五項(xiàng)內(nèi)容,同學(xué)們可任選一項(xiàng)來設(shè)計(jì)完成。
(2)自行設(shè)計(jì)電路,并在設(shè)計(jì)說明書中論述設(shè)計(jì)方法與過程。
(3)將設(shè)計(jì)電路在計(jì)算機(jī)上進(jìn)行仿真實(shí)驗(yàn)驗(yàn)證。仿真實(shí)驗(yàn)成功后,再進(jìn)行實(shí)際電路的搭接和調(diào)試。
設(shè)計(jì)目的CNW135
(1)熟悉數(shù)字集成電路器件的性能和使用方法。
(2)初步掌握組合邏輯電路的設(shè)計(jì)方法。
(3)培養(yǎng)學(xué)生運(yùn)用已掌握的電路,電子理論,進(jìn)行設(shè)計(jì)、創(chuàng)新的能力的培養(yǎng)與提高。
設(shè)計(jì)任務(wù)
1.設(shè)計(jì)三人表決邏輯電路。
當(dāng)多數(shù)人贊同(輸入為“1”)時(shí),表決電路的輸出為“1”。并要求:
①用二輸入與非門設(shè)計(jì)該電路,并實(shí)現(xiàn)。
②用全加器設(shè)計(jì)該電路,并實(shí)現(xiàn)。
2.設(shè)計(jì)多人表決電路。
某項(xiàng)體育比賽A、B、C三個(gè)副裁判和一個(gè)D主裁判,主裁判的裁定計(jì)二票,其他裁判的裁定計(jì)一票,設(shè)計(jì)一個(gè)表決電路,要求在多數(shù)票同意得分時(shí)電路發(fā)出得分信號(hào)(≥3票)。
3.設(shè)計(jì)舉重比賽裁判電路
若舉重比賽設(shè)一個(gè)主裁判兩個(gè)副裁判,兩個(gè)以上裁判且必須有主裁判同意通過時(shí),表示成功。設(shè)計(jì)一個(gè)電路實(shí)現(xiàn)此功能。
4.設(shè)計(jì)全加器
根據(jù)實(shí)驗(yàn)室提供的器件,采用兩種不同的方案設(shè)計(jì)一個(gè)全加器,并實(shí)現(xiàn)。
5.設(shè)計(jì)三輸入邏輯判斷電路
根據(jù)實(shí)驗(yàn)室提供的器件,設(shè)計(jì)三輸入邏輯判斷電路,并實(shí)現(xiàn)。
三輸入邏輯判斷電路功能:當(dāng)A、B、C三輸入信號(hào)全為“1”或全為“0”時(shí),電路的輸出為“1”,否則為“O”。
設(shè)計(jì)要求
(1)設(shè)計(jì)任務(wù)申的五項(xiàng)內(nèi)容,同學(xué)們可任選一項(xiàng)來設(shè)計(jì)完成。
(2)自行設(shè)計(jì)電路,并在設(shè)計(jì)說明書中論述設(shè)計(jì)方法與過程。
(3)將設(shè)計(jì)電路在計(jì)算機(jī)上進(jìn)行仿真實(shí)驗(yàn)驗(yàn)證。仿真實(shí)驗(yàn)成功后,再進(jìn)行實(shí)際電路的搭接和調(diào)試。
設(shè)計(jì)任務(wù)書
設(shè)計(jì)目的CNW135
(1)熟悉數(shù)字集成電路器件的性能和使用方法。
(2)初步掌握組合邏輯電路的設(shè)計(jì)方法。
(3)培養(yǎng)學(xué)生運(yùn)用已掌握的電路,電子理論,進(jìn)行設(shè)計(jì)、創(chuàng)新的能力的培養(yǎng)與提高。
設(shè)計(jì)任務(wù)
1.設(shè)計(jì)三人表決邏輯電路。
當(dāng)多數(shù)人贊同(輸入為“1”)時(shí),表決電路的輸出為“1”。并要求:
①用二輸入與非門設(shè)計(jì)該電路,并實(shí)現(xiàn)。
②用全加器設(shè)計(jì)該電路,并實(shí)現(xiàn)。
2.設(shè)計(jì)多人表決電路。
某項(xiàng)體育比賽A、B、C三個(gè)副裁判和一個(gè)D主裁判,主裁判的裁定計(jì)二票,其他裁判的裁定計(jì)一票,設(shè)計(jì)一個(gè)表決電路,要求在多數(shù)票同意得分時(shí)電路發(fā)出得分信號(hào)(≥3票)。
3.設(shè)計(jì)舉重比賽裁判電路
若舉重比賽設(shè)一個(gè)主裁判兩個(gè)副裁判,兩個(gè)以上裁判且必須有主裁判同意通過時(shí),表示成功。設(shè)計(jì)一個(gè)電路實(shí)現(xiàn)此功能。
4.設(shè)計(jì)全加器
根據(jù)實(shí)驗(yàn)室提供的器件,采用兩種不同的方案設(shè)計(jì)一個(gè)全加器,并實(shí)現(xiàn)。
5.設(shè)計(jì)三輸入邏輯判斷電路
根據(jù)實(shí)驗(yàn)室提供的器件,設(shè)計(jì)三輸入邏輯判斷電路,并實(shí)現(xiàn)。
三輸入邏輯判斷電路功能:當(dāng)A、B、C三輸入信號(hào)全為“1”或全為“0”時(shí),電路的輸出為“1”,否則為“O”。
設(shè)計(jì)要求
(1)設(shè)計(jì)任務(wù)申的五項(xiàng)內(nèi)容,同學(xué)們可任選一項(xiàng)來設(shè)計(jì)完成。
(2)自行設(shè)計(jì)電路,并在設(shè)計(jì)說明書中論述設(shè)計(jì)方法與過程。
(3)將設(shè)計(jì)電路在計(jì)算機(jī)上進(jìn)行仿真實(shí)驗(yàn)驗(yàn)證。仿真實(shí)驗(yàn)成功后,再進(jìn)行實(shí)際電路的搭接和調(diào)試。
設(shè)計(jì)目的CNW135
(1)熟悉數(shù)字集成電路器件的性能和使用方法。
(2)初步掌握組合邏輯電路的設(shè)計(jì)方法。
(3)培養(yǎng)學(xué)生運(yùn)用已掌握的電路,電子理論,進(jìn)行設(shè)計(jì)、創(chuàng)新的能力的培養(yǎng)與提高。
設(shè)計(jì)任務(wù)
1.設(shè)計(jì)三人表決邏輯電路。
當(dāng)多數(shù)人贊同(輸入為“1”)時(shí),表決電路的輸出為“1”。并要求:
①用二輸入與非門設(shè)計(jì)該電路,并實(shí)現(xiàn)。
②用全加器設(shè)計(jì)該電路,并實(shí)現(xiàn)。
2.設(shè)計(jì)多人表決電路。
某項(xiàng)體育比賽A、B、C三個(gè)副裁判和一個(gè)D主裁判,主裁判的裁定計(jì)二票,其他裁判的裁定計(jì)一票,設(shè)計(jì)一個(gè)表決電路,要求在多數(shù)票同意得分時(shí)電路發(fā)出得分信號(hào)(≥3票)。
3.設(shè)計(jì)舉重比賽裁判電路
若舉重比賽設(shè)一個(gè)主裁判兩個(gè)副裁判,兩個(gè)以上裁判且必須有主裁判同意通過時(shí),表示成功。設(shè)計(jì)一個(gè)電路實(shí)現(xiàn)此功能。
4.設(shè)計(jì)全加器
根據(jù)實(shí)驗(yàn)室提供的器件,采用兩種不同的方案設(shè)計(jì)一個(gè)全加器,并實(shí)現(xiàn)。
5.設(shè)計(jì)三輸入邏輯判斷電路
根據(jù)實(shí)驗(yàn)室提供的器件,設(shè)計(jì)三輸入邏輯判斷電路,并實(shí)現(xiàn)。
三輸入邏輯判斷電路功能:當(dāng)A、B、C三輸入信號(hào)全為“1”或全為“0”時(shí),電路的輸出為“1”,否則為“O”。
設(shè)計(jì)要求
(1)設(shè)計(jì)任務(wù)申的五項(xiàng)內(nèi)容,同學(xué)們可任選一項(xiàng)來設(shè)計(jì)完成。
(2)自行設(shè)計(jì)電路,并在設(shè)計(jì)說明書中論述設(shè)計(jì)方法與過程。
(3)將設(shè)計(jì)電路在計(jì)算機(jī)上進(jìn)行仿真實(shí)驗(yàn)驗(yàn)證。仿真實(shí)驗(yàn)成功后,再進(jìn)行實(shí)際電路的搭接和調(diào)試。
上一篇:C5011數(shù)碼管
上一篇:設(shè)計(jì)條件
熱門點(diǎn)擊
- N溝道增強(qiáng)型MOS管的特性曲線
- 用555定時(shí)器組成單穩(wěn)態(tài)觸發(fā)器
- 壓敏電阻器外形特征和電路圖形符號(hào)
- 面包板
- 絕緣柵雙極晶體管
- 手工蝕刻法的工藝過程
- 用毫伏表測(cè)量以上正弦波電壓
- 集成運(yùn)算放大器簡(jiǎn)介
- 集成電路的外形特征和圖形符號(hào)
- 正向電阻小、反向電阻大特性
推薦技術(shù)資料
- 按鈕與燈的互動(dòng)實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]
- Nuclei lntellig
- RISC-V子系統(tǒng)模式技術(shù)結(jié)構(gòu)
- 物理量子比特量子芯片Willo
- MPS電源管理一站式解決方案詳情
- 薄緩沖層AlGaN/GaN外延
- 2024年全球第三代半導(dǎo)體行業(yè)十大事件
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究