邊沿JK觸發(fā)器
發(fā)布時間:2012/2/15 21:27:52 訪問次數(shù):15856
由于主從JK觸發(fā)器存在一次翻轉(zhuǎn)問題,所以從電路上加以改進,可以制作成性能完善的邊沿觸發(fā)器,提高了觸發(fā)器的可靠性,增強了抗干擾能力。所謂邊沿觸發(fā)器,就是觸發(fā)器的次態(tài)僅由CP脈沖的上升沿(或下降沿)到達時刻的輸入信號決定。而在此之前或之后輸入狀態(tài)的變化對觸發(fā)器的次態(tài)無任何影響。邊沿JK觸發(fā)器的符號如圖9-7所示,圖(a)為下降沿邊沿觸發(fā)器,圖(b)為上升沿邊沿觸發(fā)器。RHF310DIE2V
這里不再介紹邊沿觸發(fā)器的組成電路,以集成邊沿JK觸發(fā)器為例,介紹邊沿JK觸發(fā)器的工作原理和應(yīng)用。集成邊沿JK觸發(fā)器也有多種產(chǎn)品,如74系列的74112,74113等。74112的引腳功能如圖9-8所示。
在74112中集成了兩個邊沿JK觸發(fā)器,1開頭的標(biāo)號端是第一個JK觸發(fā)器的相關(guān)引腳,2開頭的標(biāo)號端是第二塊JK觸發(fā)器的相關(guān)引腳。74112是下降沿觸發(fā)的邊沿觸發(fā)器,也就是CP的下降沿時刻的J,K決定觸發(fā)器的輸出狀態(tài)的變化。
以74112為例的邊沿JK觸發(fā)器的工怍時序如圖9-9所示。設(shè)初始狀態(tài)Q=O。從圖中可以看出CP下降沿時刻的,和K值決定觸發(fā)器的次態(tài),由特性方程或狀態(tài)轉(zhuǎn)換表可計算出次態(tài)的值。
由于主從JK觸發(fā)器存在一次翻轉(zhuǎn)問題,所以從電路上加以改進,可以制作成性能完善的邊沿觸發(fā)器,提高了觸發(fā)器的可靠性,增強了抗干擾能力。所謂邊沿觸發(fā)器,就是觸發(fā)器的次態(tài)僅由CP脈沖的上升沿(或下降沿)到達時刻的輸入信號決定。而在此之前或之后輸入狀態(tài)的變化對觸發(fā)器的次態(tài)無任何影響。邊沿JK觸發(fā)器的符號如圖9-7所示,圖(a)為下降沿邊沿觸發(fā)器,圖(b)為上升沿邊沿觸發(fā)器。RHF310DIE2V
這里不再介紹邊沿觸發(fā)器的組成電路,以集成邊沿JK觸發(fā)器為例,介紹邊沿JK觸發(fā)器的工作原理和應(yīng)用。集成邊沿JK觸發(fā)器也有多種產(chǎn)品,如74系列的74112,74113等。74112的引腳功能如圖9-8所示。
在74112中集成了兩個邊沿JK觸發(fā)器,1開頭的標(biāo)號端是第一個JK觸發(fā)器的相關(guān)引腳,2開頭的標(biāo)號端是第二塊JK觸發(fā)器的相關(guān)引腳。74112是下降沿觸發(fā)的邊沿觸發(fā)器,也就是CP的下降沿時刻的J,K決定觸發(fā)器的輸出狀態(tài)的變化。
以74112為例的邊沿JK觸發(fā)器的工怍時序如圖9-9所示。設(shè)初始狀態(tài)Q=O。從圖中可以看出CP下降沿時刻的,和K值決定觸發(fā)器的次態(tài),由特性方程或狀態(tài)轉(zhuǎn)換表可計算出次態(tài)的值。
熱門點擊
- 四D觸發(fā)器74LS175集成塊
- 邊沿JK觸發(fā)器
- 發(fā)光二極管直流電源指示燈電路
- 三極管靜態(tài)電流作用及其影響
- 采用LC并聯(lián)諧振移相電路
- 反相比例運算放大器的研究
- RC低頻衰減電路
- 變壓器結(jié)構(gòu)和工作原理
- RC移相電路和RC消振電路
- 輸入輸出電阻測量
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究