D觸發(fā)器
發(fā)布時間:2012/2/15 21:40:30 訪問次數(shù):5043
邊沿D觸發(fā)器邏輯電路符號如圖9 -10所示。D觸發(fā)器特性表如表9-4所列。D觸發(fā)器具有在時鐘脈沖上升沿(或下降沿)觸發(fā)的特點,當時鐘脈沖上升沿或下降沿時刻,輸入端D的值傳輸?shù)捷敵龆,也就是說輸出端Q的狀態(tài)隨著輸入端D的值變化,即時鐘脈沖來到之后Q的狀態(tài)和該脈沖來到之前D的狀態(tài)一樣。表9-4所列觸發(fā)器為下降沿觸發(fā)。RHF310K-01V
集成D觸器有TTL電路和CMOS電路。
TTL電路如74LS74,引腳排列如圖9- 11所示。741。S74是一塊雙上升沿D觸發(fā)器,圖中1,2打頭的引腳分別為第一塊和第二塊D觸發(fā)器的引腳。D端為輸入端,Q端為輸出端,Q端為反向輸出端。SD為異步置“1”端(SD =O,置Q=l),RD為異步置“0”端(RD =0,置Q=O),平時SD,RD不用時應(yīng)置為高電平。
T觸發(fā)器和T'觸發(fā)器沒有實際嚴品,一般由其他觸發(fā)器來構(gòu)成。如用JK觸發(fā)器轉(zhuǎn)換為T觸發(fā)器如圖9 -12所示,將JK觸發(fā)器端連在一起,稱為T端。當t=0時,時鐘脈沖作用后觸發(fā)器狀態(tài)不變;當T=l時,觸發(fā)器具有計數(shù)邏輯功能,其特性表如表9-5所列。
邊沿D觸發(fā)器邏輯電路符號如圖9 -10所示。D觸發(fā)器特性表如表9-4所列。D觸發(fā)器具有在時鐘脈沖上升沿(或下降沿)觸發(fā)的特點,當時鐘脈沖上升沿或下降沿時刻,輸入端D的值傳輸?shù)捷敵龆,也就是說輸出端Q的狀態(tài)隨著輸入端D的值變化,即時鐘脈沖來到之后Q的狀態(tài)和該脈沖來到之前D的狀態(tài)一樣。表9-4所列觸發(fā)器為下降沿觸發(fā)。RHF310K-01V
集成D觸器有TTL電路和CMOS電路。
TTL電路如74LS74,引腳排列如圖9- 11所示。741。S74是一塊雙上升沿D觸發(fā)器,圖中1,2打頭的引腳分別為第一塊和第二塊D觸發(fā)器的引腳。D端為輸入端,Q端為輸出端,Q端為反向輸出端。SD為異步置“1”端(SD =O,置Q=l),RD為異步置“0”端(RD =0,置Q=O),平時SD,RD不用時應(yīng)置為高電平。
T觸發(fā)器和T'觸發(fā)器沒有實際嚴品,一般由其他觸發(fā)器來構(gòu)成。如用JK觸發(fā)器轉(zhuǎn)換為T觸發(fā)器如圖9 -12所示,將JK觸發(fā)器端連在一起,稱為T端。當t=0時,時鐘脈沖作用后觸發(fā)器狀態(tài)不變;當T=l時,觸發(fā)器具有計數(shù)邏輯功能,其特性表如表9-5所列。
上一篇:邊沿JK觸發(fā)器
上一篇:時序邏輯電路
熱門點擊
- 放大電路電壓放大倍數(shù)的測量
- 列狀態(tài)轉(zhuǎn)換真值表
- 常見的脈沖波形
- 三點式LC振蕩器
- D觸發(fā)器
- 集成運放的電壓傳輸特性
- 不可重復(fù)觸發(fā)和可重復(fù)觸發(fā)
- 集成運放的保護措施
- 自激振蕩條件
- 反向電動勢判斷方法
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細]
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究