1 6位125/105/80 Msps l.8V低功耗ADC
發(fā)布時(shí)間:2012/2/26 17:15:53 訪問(wèn)次數(shù):566
AD9265是一款16位、125Msps模數(shù)轉(zhuǎn)換器(ADC),中頻采樣頻率達(dá)300MHz,小信號(hào)輸入噪聲為- 154. 3dBm/Hz,信噪比(SNR)為79. OdBFS(70MHz、125Msps);無(wú)雜散動(dòng)態(tài)范圍( SFDR)為93dBc (70MHz、125Msps),1.8V模擬電源供電,1.8VCMOS或LVDS輸出電源,功耗為373mW (125Msps),能夠支持需要高性能、低成本、小尺寸且具多功能性的通信應(yīng)用。JK60-075
AD9265 ADC內(nèi)核采用多級(jí)、差分流水線架構(gòu),并集成了輸出糾錯(cuò)邏輯。它具有寬帶寬、差分采樣保持模擬輸入放大器,支持用戶可選的各種輸入范圍。集成基準(zhǔn)電壓源可簡(jiǎn)化設(shè)計(jì)。占空比穩(wěn)定器可用來(lái)補(bǔ)償ADC時(shí)鐘占空比的波動(dòng),使轉(zhuǎn)換器保持出色的性能。ADC輸出數(shù)據(jù)格式為并行1. 8V CMOS或LVDS (DDR)。功能設(shè)置與控制編程利用三線式SPI兼容型串行接口來(lái)完成。
AD9265采用48引腳LFCSP封裝,額定溫度范圍為-40~+850C。
AD9265輸入端配置電路形式[66]如圖5.7所示。囹5.7(a)中電阻R和電容器C選擇見(jiàn)表5.1。
AD9265是一款16位、125Msps模數(shù)轉(zhuǎn)換器(ADC),中頻采樣頻率達(dá)300MHz,小信號(hào)輸入噪聲為- 154. 3dBm/Hz,信噪比(SNR)為79. OdBFS(70MHz、125Msps);無(wú)雜散動(dòng)態(tài)范圍( SFDR)為93dBc (70MHz、125Msps),1.8V模擬電源供電,1.8VCMOS或LVDS輸出電源,功耗為373mW (125Msps),能夠支持需要高性能、低成本、小尺寸且具多功能性的通信應(yīng)用。JK60-075
AD9265 ADC內(nèi)核采用多級(jí)、差分流水線架構(gòu),并集成了輸出糾錯(cuò)邏輯。它具有寬帶寬、差分采樣保持模擬輸入放大器,支持用戶可選的各種輸入范圍。集成基準(zhǔn)電壓源可簡(jiǎn)化設(shè)計(jì)。占空比穩(wěn)定器可用來(lái)補(bǔ)償ADC時(shí)鐘占空比的波動(dòng),使轉(zhuǎn)換器保持出色的性能。ADC輸出數(shù)據(jù)格式為并行1. 8V CMOS或LVDS (DDR)。功能設(shè)置與控制編程利用三線式SPI兼容型串行接口來(lái)完成。
AD9265采用48引腳LFCSP封裝,額定溫度范圍為-40~+850C。
AD9265輸入端配置電路形式[66]如圖5.7所示。囹5.7(a)中電阻R和電容器C選擇見(jiàn)表5.1。
熱門點(diǎn)擊
- 放大電路電壓放大倍數(shù)的測(cè)量
- 列狀態(tài)轉(zhuǎn)換真值表
- 常見(jiàn)的脈沖波形
- 三點(diǎn)式LC振蕩器
- D觸發(fā)器
- 集成運(yùn)放的電壓傳輸特性
- 不可重復(fù)觸發(fā)和可重復(fù)觸發(fā)
- 集成運(yùn)放的保護(hù)措施
- 自激振蕩條件
- 設(shè)計(jì)參考電路
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細(xì)]
- 第8代1800A/1200V
- 1200V CoolSiC嵌入
- PCB嵌入式功率芯片封裝應(yīng)用研究
- 反射傳感器簡(jiǎn)化光電開(kāi)關(guān)設(shè)計(jì)
- 導(dǎo)電性高分子混合鋁電解電容器
- PCIe Gen4 SSD主控芯片
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究