電源退耦和旁路電容
發(fā)布時(shí)間:2012/3/4 15:03:34 訪問次數(shù):1425
AD8235需要的電源退耦和旁路電容如圖8.80所示,要求盡可能地靠近電源引腳端+Vs和- Vs設(shè)置一個(gè)0.1UF電容器。10UF鉭電容器可以遠(yuǎn)離+Vs和- Vs引腳端安裝。 A114TS
設(shè)置輸入偏置電流通道
AD8235的輸入偏置電流/RIAS小于lOpA,但也必須有一個(gè)偏置電流返回地通道,正確的輸入偏置電流通道設(shè)置如圖8. 81所示。
AD8235需要的電源退耦和旁路電容如圖8.80所示,要求盡可能地靠近電源引腳端+Vs和- Vs設(shè)置一個(gè)0.1UF電容器。10UF鉭電容器可以遠(yuǎn)離+Vs和- Vs引腳端安裝。 A114TS
設(shè)置輸入偏置電流通道
AD8235的輸入偏置電流/RIAS小于lOpA,但也必須有一個(gè)偏置電流返回地通道,正確的輸入偏置電流通道設(shè)置如圖8. 81所示。
上一篇:射頻干擾抑制
熱門點(diǎn)擊
- 放大器中電壓、電流符號(hào)及正方向的規(guī)定
- 譯碼器
- 使用外部電源為CPU內(nèi)核供電
- 進(jìn)入Sleep Mode工作模式的省電操作
- 活躍停機(jī)模式
- 短路功耗
- 三極管的管腳介紹
- 放大器中的負(fù)反饋
- 可選擇的比較器類型
- 電源退耦和旁路電容
推薦技術(shù)資料
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究