電源周圍的設(shè)計與晶體管的選擇
發(fā)布時間:2012/5/15 19:34:19 訪問次數(shù):686
即使是使用兩只晶體管的負(fù)反饋AQV210S放大電路,其電源電壓也完全與共發(fā)射極放大電路時一樣,取比最大輸出電壓(峰一峰值)與發(fā)射極上的壓降(1V以上)的和還稍大一些的值。因此,該電路的電源電壓有必要取在6V以上(-5VP-P+1V),在這里取15V。
因為電源電壓是15V,在Tri、Tr2的集電極一基極間和集電極一發(fā)射極間有可能加上最大達(dá)15V的電壓。所以,必須選擇集電極一基極間最大額定值V-BO與集電極一基極間最大額定值V CEO在15V以上的晶體管。
因此,Tri選用常規(guī)的通用小信號晶體管2SC2458(東芝),而Tr2就選用2SC2458的互補(bǔ)對——性能相似、極性相反的一對晶體管2SA1048(東芝)。
表9.1表示的是2SA1048的電特性。顯然使用Tri,Tr2任何檔次的矗FE都可以。在這里使用GR檔。
另外,對于Trz雖然使用了Tri的互補(bǔ)對的晶體管,但是完全沒有必要是對管。僅在通用PNP型晶體管的意義上,選用了2SA1048。對于這樣的電路,無論哪種PNP晶體管都應(yīng)該工作。
即使是使用兩只晶體管的負(fù)反饋AQV210S放大電路,其電源電壓也完全與共發(fā)射極放大電路時一樣,取比最大輸出電壓(峰一峰值)與發(fā)射極上的壓降(1V以上)的和還稍大一些的值。因此,該電路的電源電壓有必要取在6V以上(-5VP-P+1V),在這里取15V。
因為電源電壓是15V,在Tri、Tr2的集電極一基極間和集電極一發(fā)射極間有可能加上最大達(dá)15V的電壓。所以,必須選擇集電極一基極間最大額定值V-BO與集電極一基極間最大額定值V CEO在15V以上的晶體管。
因此,Tri選用常規(guī)的通用小信號晶體管2SC2458(東芝),而Tr2就選用2SC2458的互補(bǔ)對——性能相似、極性相反的一對晶體管2SA1048(東芝)。
表9.1表示的是2SA1048的電特性。顯然使用Tri,Tr2任何檔次的矗FE都可以。在這里使用GR檔。
另外,對于Trz雖然使用了Tri的互補(bǔ)對的晶體管,但是完全沒有必要是對管。僅在通用PNP型晶體管的意義上,選用了2SA1048。對于這樣的電路,無論哪種PNP晶體管都應(yīng)該工作。
上一篇:確實是負(fù)反饋嗎
熱門點擊
- 推挽型射極跟隨器
- 使用PNP晶體管的射極跟隨器
- 產(chǎn)品的質(zhì)量保證等級
- 使用恒流負(fù)載的射極跟隨器
- 引線鍵合失效
- 聲表面波器件的特點和可靠性要求
- 頻率特性與群延遲特性
- 焊接方法
- 外殼結(jié)構(gòu)設(shè)計
- BiMOS集成電路
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細(xì)]
- 全集成直接飛行時間(dToF)傳感器
- 2025年半導(dǎo)體市場發(fā)展趨勢未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類儲存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究