差動放大電路的應(yīng)用電路
發(fā)布時間:2012/5/17 20:07:50 訪問次數(shù):3768
圖11.18表示的是進(jìn)行了渥爾曼一自舉化MT46H64M16LFCK-6IT的差動放大電路。圖11.18(a)和圖11.18(b)是分別將NPN、PNP晶體管的差動電路進(jìn)行渥爾曼一自舉化的電路。這樣,能夠?qū)谞柭蟮牟顒臃糯箅娐纷鬟M(jìn)一步的自舉化。
該電路共基極電路部分晶體管(Tr3,Tr4)的基極偏置電壓是以共發(fā)射極部分的晶體管(Tri,Tr2)的發(fā)射極為基準(zhǔn)而制作的(具體的是在Tr3、Tr4的基極與Tri、Tr2的發(fā)射極間加入齊納二極管)。即使輸入信號電平發(fā)生變化而引起Tri與Tr2的發(fā)射極電位發(fā)生變化,而Tri與Trz的集電極一發(fā)射極間電壓也經(jīng)常保持一定而進(jìn)行工作。
這樣一來,在輸入信號變大時,頻率特性和輸入輸出間的線性變好,直到高頻范圍,電路都穩(wěn)定地進(jìn)行工作。
對渥爾曼化后的差動放大電路進(jìn)行自舉化,則在圖11. 17電路發(fā)生的“電路能輸入的同相信號的振幅被限制”的問題就沒有了。
這是由于Tri與Tr2的集電極電位不是被固定在電源或GND,而是隨輸入信號發(fā)生變化,所以即使同相輸入信號電平變大,也沒有受到電位限制的緣故。
渥爾曼一自舉部分的設(shè)計僅是選擇齊納二極管,即決定在齊納二極管上流動的電流。
Tri與Tr2的集電極一發(fā)射極間電壓為齊納二極管所產(chǎn)生的齊納電壓減去Tr3或Tr4的VBE(一0.6V)之后的值。
在渥爾曼電路中,共發(fā)射極電路側(cè)的集電極一發(fā)射極間電壓希望設(shè)定在2V以上(為了不增大),所以在囹11.18電路中,使用3V的齊納二極管H23BLL(日立)。為此,Tri與Tr2的集電極一發(fā)射極間電壓為2.4V(一3V-O.6V)。
由于齊納二極管上流動的電流是僅僅供給Tr3與Tr4的基極電流,所以沒有必要做得那么大,考慮到晶體管的^ FE,它為Tr3與Tr4的發(fā)射極電流的1/10即可。
還有,齊納二極管上流動的電流是直接流到恒流源的,若設(shè)定在太大的值,則Tri與Tr2的發(fā)射極電流就減少。從這個意義上講,齊納二極管的電流也設(shè)定在對Tri與Tr2的發(fā)射極電流可以忽略的程度上,即設(shè)定在1/10左右即可。
在圖11.18(a)的電路中,齊納二極管上流動的電流設(shè)定為0.ImA(Tri,Trz的發(fā)射極電流的1/10)。A點(diǎn)的電位為-0.6V(因?yàn)門ri與Trz的基極被偏置在OV),所以正電源與齊納二極管之間加入的電流限制電阻上加上12. 6V(一15.6V-3V),的電壓。為此,在該電路,電流限制電阻設(shè)為130kfl(~12.6VlO.ImA)。
圖11.18 (b)電路是僅將晶體管換成PNP電路常數(shù)等均與圖11.18(a)-樣。還有,雖然與渥爾曼一自舉電路無關(guān),在圖11. 18電路中,恒流源的晶體管Trs昀偏置電壓是用齊納二極管產(chǎn)生的。這樣一來,即使電源電壓變動,Trs的發(fā)射極電阻上所加的電壓也不發(fā)生變化,所以這是抗電源電壓變動、抗電源噪聲強(qiáng)的電路。
圖11.18表示的是進(jìn)行了渥爾曼一自舉化MT46H64M16LFCK-6IT的差動放大電路。圖11.18(a)和圖11.18(b)是分別將NPN、PNP晶體管的差動電路進(jìn)行渥爾曼一自舉化的電路。這樣,能夠?qū)谞柭蟮牟顒臃糯箅娐纷鬟M(jìn)一步的自舉化。
該電路共基極電路部分晶體管(Tr3,Tr4)的基極偏置電壓是以共發(fā)射極部分的晶體管(Tri,Tr2)的發(fā)射極為基準(zhǔn)而制作的(具體的是在Tr3、Tr4的基極與Tri、Tr2的發(fā)射極間加入齊納二極管)。即使輸入信號電平發(fā)生變化而引起Tri與Tr2的發(fā)射極電位發(fā)生變化,而Tri與Trz的集電極一發(fā)射極間電壓也經(jīng)常保持一定而進(jìn)行工作。
這樣一來,在輸入信號變大時,頻率特性和輸入輸出間的線性變好,直到高頻范圍,電路都穩(wěn)定地進(jìn)行工作。
對渥爾曼化后的差動放大電路進(jìn)行自舉化,則在圖11. 17電路發(fā)生的“電路能輸入的同相信號的振幅被限制”的問題就沒有了。
這是由于Tri與Tr2的集電極電位不是被固定在電源或GND,而是隨輸入信號發(fā)生變化,所以即使同相輸入信號電平變大,也沒有受到電位限制的緣故。
渥爾曼一自舉部分的設(shè)計僅是選擇齊納二極管,即決定在齊納二極管上流動的電流。
Tri與Tr2的集電極一發(fā)射極間電壓為齊納二極管所產(chǎn)生的齊納電壓減去Tr3或Tr4的VBE(一0.6V)之后的值。
在渥爾曼電路中,共發(fā)射極電路側(cè)的集電極一發(fā)射極間電壓希望設(shè)定在2V以上(為了不增大),所以在囹11.18電路中,使用3V的齊納二極管H23BLL(日立)。為此,Tri與Tr2的集電極一發(fā)射極間電壓為2.4V(一3V-O.6V)。
由于齊納二極管上流動的電流是僅僅供給Tr3與Tr4的基極電流,所以沒有必要做得那么大,考慮到晶體管的^ FE,它為Tr3與Tr4的發(fā)射極電流的1/10即可。
還有,齊納二極管上流動的電流是直接流到恒流源的,若設(shè)定在太大的值,則Tri與Tr2的發(fā)射極電流就減少。從這個意義上講,齊納二極管的電流也設(shè)定在對Tri與Tr2的發(fā)射極電流可以忽略的程度上,即設(shè)定在1/10左右即可。
在圖11.18(a)的電路中,齊納二極管上流動的電流設(shè)定為0.ImA(Tri,Trz的發(fā)射極電流的1/10)。A點(diǎn)的電位為-0.6V(因?yàn)門ri與Trz的基極被偏置在OV),所以正電源與齊納二極管之間加入的電流限制電阻上加上12. 6V(一15.6V-3V),的電壓。為此,在該電路,電流限制電阻設(shè)為130kfl(~12.6VlO.ImA)。
圖11.18 (b)電路是僅將晶體管換成PNP電路常數(shù)等均與圖11.18(a)-樣。還有,雖然與渥爾曼一自舉電路無關(guān),在圖11. 18電路中,恒流源的晶體管Trs昀偏置電壓是用齊納二極管產(chǎn)生的。這樣一來,即使電源電壓變動,Trs的發(fā)射極電阻上所加的電壓也不發(fā)生變化,所以這是抗電源電壓變動、抗電源噪聲強(qiáng)的電路。
上一篇:渥爾曼化
上一篇:差動放大電路十電流鏡像電路
熱門點(diǎn)擊
- NPN與PNP進(jìn)行組合的理由
- 差動放大電路的應(yīng)用電路
- SCR ESD器件
- 使用正負(fù)電源的推挽型射極跟隨器
- 機(jī)械應(yīng)力對電子元器件可靠性影響分析
- 寄生耦合設(shè)計技術(shù)
- 節(jié)點(diǎn)電路原理圖
- 射頻通信技術(shù)
- 降額設(shè)計
- 渥爾曼電路的設(shè)計
推薦技術(shù)資料
- 驅(qū)動板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動示意圖,F(xiàn)M08... [詳細(xì)]
- 新品4MP圖像傳感器̴
- 高性能SoC智能傳感芯片技術(shù)設(shè)
- 分立器件&無源元件選型參數(shù)技術(shù)
- SRAM存算一體芯片發(fā)展趨勢及市場應(yīng)用
- 大功率雙向 48 V-12 V DC/D C
- 單速率(Single Rate
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究