輸出阻抗
發(fā)布時(shí)間:2012/5/22 19:24:15 訪(fǎng)問(wèn)次數(shù):1893
照片4.6是輸出端所接負(fù)MSP430F2272IDAR載電阻為RL =2kQ時(shí)的輸入輸出波形。源極接地放大電路中,當(dāng)輸出端接負(fù)載電阻時(shí),由于電路的輸出阻抗(漏極電阻)與負(fù)載對(duì)輸出分壓,導(dǎo)致輸出信號(hào)的振幅降低。但是對(duì)于源極跟隨器來(lái)說(shuō),如照片4.6所示,即使接了負(fù)載,輸出信號(hào)的振幅也幾乎不發(fā)生變化(增益為1)。
這就是說(shuō)源極跟隨器的輸出阻抗Zo比輸出端所連接的RL =2kfl的負(fù)載低得多。
但是不為零。源極跟隨器的輸出阻抗Zo與電路所用FET的跨導(dǎo)gm之間具有如下關(guān)系:
如果JFET的gM為lOmS,按照該式計(jì)箅得ZO=100Q。
采用雙極晶體管的射極跟隨器的實(shí)際輸出阻抗約為幾歐,與此相比采用JFET的源極跟隨器的輸出阻抗稍高些。所以源極跟隨器中更多使用的是比JFE-r的gM更大的功率MOSFET( gm愈大輸出阻抗愈低)。
照片4.6是輸出端所接負(fù)MSP430F2272IDAR載電阻為RL =2kQ時(shí)的輸入輸出波形。源極接地放大電路中,當(dāng)輸出端接負(fù)載電阻時(shí),由于電路的輸出阻抗(漏極電阻)與負(fù)載對(duì)輸出分壓,導(dǎo)致輸出信號(hào)的振幅降低。但是對(duì)于源極跟隨器來(lái)說(shuō),如照片4.6所示,即使接了負(fù)載,輸出信號(hào)的振幅也幾乎不發(fā)生變化(增益為1)。
這就是說(shuō)源極跟隨器的輸出阻抗Zo比輸出端所連接的RL =2kfl的負(fù)載低得多。
但是不為零。源極跟隨器的輸出阻抗Zo與電路所用FET的跨導(dǎo)gm之間具有如下關(guān)系:
如果JFET的gM為lOmS,按照該式計(jì)箅得ZO=100Q。
采用雙極晶體管的射極跟隨器的實(shí)際輸出阻抗約為幾歐,與此相比采用JFET的源極跟隨器的輸出阻抗稍高些。所以源極跟隨器中更多使用的是比JFE-r的gM更大的功率MOSFET( gm愈大輸出阻抗愈低)。
上一篇:決定電容Cl和C2
熱門(mén)點(diǎn)擊
- FET的電路符號(hào)
- 連接器的種類(lèi)
- 叉指換能器
- gcNMOS
- 多余物產(chǎn)生的原因分析及其控制
- 確定電源去耦電容C3與C4的方法
- 源極跟隨器十恒流負(fù)載
- MOSFET的傳輸特性
- 0P放大器與射極跟隨器的組合
- 不發(fā)生密勒效應(yīng)
推薦技術(shù)資料
- 按鈕與燈的互動(dòng)實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]
- 全集成直接飛行時(shí)間(dToF)傳感器
- 2025年半導(dǎo)體市場(chǎng)發(fā)展趨勢(shì)未
- GW2A系列FPGA芯片應(yīng)用參數(shù)
- DDR類(lèi)儲(chǔ)存器接口解決方案
- 2.5G bps MIPI D
- 新一代 Arora-V系列FPGA產(chǎn)品詳情
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究