線性網(wǎng)絡(luò)的疊加性和齊次性
發(fā)布時間:2012/9/10 19:37:47 訪問次數(shù):3496
1.實(shí)驗?zāi)康?BR> (1)驗證線性電路疊C8051F320-GQR加定理的正確性。
(2)加深對線性電路的疊加性和齊次性的認(rèn)識和理解。
(3)初步掌握測量誤差分析方法。
2.實(shí)驗設(shè)備與器材
實(shí)驗所用設(shè)備與器材見表2.1。
3.實(shí)驗電路與說明
疊加定理實(shí)驗電路如圖2.1所示。圖中彎曲線為電流表串入點(diǎn)。
1)疊加定理
疊加定理指出:在線性電路中,當(dāng)有兩個或兩個以上的獨(dú)立電源(電壓源或電流源)作用時,則任一支路的電流或電壓,都可以是電路中各個獨(dú)立電源單獨(dú)作用時在該支路中產(chǎn)生的各電流分量或電壓分量的代數(shù)和。
2)齊次性定理
由疊加定理推廣得知:當(dāng)電路中只有一個激勵(獨(dú)立電源)時,響應(yīng)與激勵成正比。即當(dāng)激勵信號(某獨(dú)立源的值)增加或減少K倍時,電路的響應(yīng)(即在電路其他各電阻元件上所建立的電流和電壓值)也將增加或減少K倍。
3)只有線性電路才具有疊加性和齊次性,對于非線性電路不具有這兩個性質(zhì)。
1.實(shí)驗?zāi)康?BR> (1)驗證線性電路疊C8051F320-GQR加定理的正確性。
(2)加深對線性電路的疊加性和齊次性的認(rèn)識和理解。
(3)初步掌握測量誤差分析方法。
2.實(shí)驗設(shè)備與器材
實(shí)驗所用設(shè)備與器材見表2.1。
3.實(shí)驗電路與說明
疊加定理實(shí)驗電路如圖2.1所示。圖中彎曲線為電流表串入點(diǎn)。
1)疊加定理
疊加定理指出:在線性電路中,當(dāng)有兩個或兩個以上的獨(dú)立電源(電壓源或電流源)作用時,則任一支路的電流或電壓,都可以是電路中各個獨(dú)立電源單獨(dú)作用時在該支路中產(chǎn)生的各電流分量或電壓分量的代數(shù)和。
2)齊次性定理
由疊加定理推廣得知:當(dāng)電路中只有一個激勵(獨(dú)立電源)時,響應(yīng)與激勵成正比。即當(dāng)激勵信號(某獨(dú)立源的值)增加或減少K倍時,電路的響應(yīng)(即在電路其他各電阻元件上所建立的電流和電壓值)也將增加或減少K倍。
3)只有線性電路才具有疊加性和齊次性,對于非線性電路不具有這兩個性質(zhì)。
熱門點(diǎn)擊
- 三端集成穩(wěn)壓電源
- 波峰焊的主要工藝參數(shù)
- 線性網(wǎng)絡(luò)的疊加性和齊次性
- 有效數(shù)字
- 用數(shù)字萬用表檢測三極管的極性
- 工藝文件
- 放大器的電源電路是3端穩(wěn)壓電源
- 模板制作外協(xié)程序及制作要求
- Tr2的集電極電流和基極電流
- 電容器的參數(shù)
推薦技術(shù)資料
- 第8代1800A/1200V
- 1200V CoolSiC嵌入
- PCB嵌入式功率芯片封裝應(yīng)用研究
- 反射傳感器簡化光電開關(guān)設(shè)計
- 導(dǎo)電性高分子混合鋁電解電容器
- PCIe Gen4 SSD主控芯片
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究